电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962H9654003VXA

产品描述J-Kbar Flip-Flop, AC Series, 1-Func, Positive Edge Triggered, 2-Bit, Complementary Output, CMOS, CDFP16, BOTTOM BRAZED, CERAMIC, DFP-16
产品类别逻辑    逻辑   
文件大小141KB,共10页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962H9654003VXA概述

J-Kbar Flip-Flop, AC Series, 1-Func, Positive Edge Triggered, 2-Bit, Complementary Output, CMOS, CDFP16, BOTTOM BRAZED, CERAMIC, DFP-16

5962H9654003VXA规格参数

参数名称属性值
厂商名称Cobham PLC
包装说明QFF,
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
系列AC
JESD-30 代码R-CDFP-F16
逻辑集成电路类型J-KBAR FLIP-FLOP
位数2
功能数量1
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)31 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量1M Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.731 mm
Base Number Matches1

文档预览

下载PDF文档
UT54ACS109E
Dual J-K Flip-Flops
Septenber 2010
www.aeroflex.com/Logic
FEATURES
0.6μm
CRH CMOS Process
- Latchup immune
• High speed
• Low power consumption
• Wide operating power supply of 3.0V to 5.5V
• Available QML Q or V processes
• 16-lead flatpack
DESCRIPTION
The UT54ACS109E is a dual J-K positive triggered flip-flop.
A low level at the preset or clear inputs sets or resets the outputs
regardless of the other input levels. When preset and clear are
inactive (high), data at the J and K input meeting the setup time
requirements are transferred to the outputs on the positive-going
edge of the clock pulse. Following the hold time interval, data
at the J and K input can be changed without affecting the levels
at the outputs. The flip-flops can perform as toggle flip-flops
by grounding K and tying J high. They also can perform as D
flip-flops if J and K are tied together.
The devices are characterized over full HiRel temperature range
of -55°C to +125°C.
PINOUTS
16-Lead Flatpack
Top View
CLR1
J1
K1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
CLR2
J2
K2
CLK2
PRE2
Q2
Q2
LOGIC SYMBOL
PRE1
J1
CLK1
K1
CLR1
PRE2
J2
(5)
(2)
(4)
(3)
(1)
(11)
(14)
(12)
(9)
Q2
(10)
Q2
S
J1
C1
K1
R
(6)
Q1
(7)
Q1
FUNCTION TABLE
INPUTS
PRE
L
H
L
H
H
H
H
H
CLR
H
L
L
H
H
H
H
H
CLK
X
X
X
L
J
X
X
X
L
H
L
H
X
K
X
X
X
L
L
H
H
X
OUTPUT
Q
H
L
H
1
L
Q
L
H
H
1
H
Toggle
No Change
H
L
CLK2
(13)
K2
(15)
CLR2
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and
IEC Publication 617-12.
No Change
Note:
1. The output levels in this configuration are not guaranteed to meet the mini-
mum levels for V
OH
if the lows at preset and clear are near V
IL
maximum.
In addition, this configuration is nonstable; that is, it will not persist when
either preset or clear returns to its inactive (high) level.
1
分享一个 路径规划 的参考实现,关键是都有动图!
GitHub - zhm-real/PathPlanning: Common used path planning algorithms with animations. clone下来装好python所需的作图模块,就可以运行了。 └── Search-based Planning ├ ......
freebsder 嵌入式系统
DSP入门前的背景知识
数字信号处理(DigitalSignalProcessing,简称DSP)是一门涉及许多学科而又广泛应用于许多领域的新兴学科。20世纪60年代以来,随着计算机和信息技术的飞速发展,数字信号处理技术应运而生并得到 ......
fengzhang2002 DSP 与 ARM 处理器
关於1oo2系统架构
大家想请问一下,这边说到: 1547301oo2 系统架构 与 1oo1 架构不同,1oo2 的架构,整个系统增加了一路冗余设计,两个子系 统输出部分采用串行方式,因此,两个子系统中的任何一个失效都 ......
fan0208 微控制器 MCU
有哪位高手用Quartus调用过FFT的IP核啊
有哪位高手用Quartus调用过FFT的IP核啊,为什么编译时有critical warning说altera_reserved_clk不满足啊???????...
李豆芽 FPGA/CPLD
基于DSP的低功耗高速数据采集系统
摘要:介绍了自行研制的基于DSP的低功耗数据采集系统。TEST1该系统以TMS320C5509为核心,实现了低功耗四通道同步高速数据采集。从同步ADC采集、存储器设计、DSP时钟设计以及电源设计等方面,详 ......
BBB DSP 与 ARM 处理器
TMS320C6678芯片TI原装板卡开发
最近拿到一块TI原装6678板卡,TI提供板卡有关资料还在阅读整理,纯英文有点吃力,各个测试例程夹在各处不好找出。各位兄弟姐妹有没有什么经验分享下,谢谢。 ...
alasijia DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 600  812  2356  1533  296  45  16  51  43  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved