电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R9653901VXA

产品描述XOR Gate, ACT Series, 4-Func, 2-Input, CMOS, CDFP14, CERAMIC, BOTTOM BRAZED, DFP-14
产品类别逻辑    逻辑   
文件大小224KB,共9页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962R9653901VXA概述

XOR Gate, ACT Series, 4-Func, 2-Input, CMOS, CDFP14, CERAMIC, BOTTOM BRAZED, DFP-14

5962R9653901VXA规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DFP
包装说明DFP,
针数14
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-CDFP-F14
JESD-609代码e0
长度9.525 mm
逻辑集成电路类型XOR GATE
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)14 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量100k Rad(Si) V
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS86/UT54ACTS86
Quadruple 2-Input Exclusive OR Gates
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS86 - SMD 5962-96538
UT54ACTS86 - SMD 5962-96539
DESCRIPTION
The UT54ACS86 and the UT54ACTS86 are quadruple 2-input
exclusive OR gates. The devices perform the Boolean function
Y = A⊕B = AB + AB in positive logic.
An application is as a true/complement element. If one of the
inputs is low, the other input will be reproduced in true form at
the output. If one of the inputs is high, the signal on the other
input will be reproduced inverted at the output.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
A
L
L
H
H
B
L
H
L
H
OUTPUT
Y
L
H
H
L
PINOUTS
14-Pin DIP
Top View
A1
B1
Y1
A2
B2
Y2
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B4
A4
Y4
B3
A3
Y3
14-Lead Flatpack
Top View
A1
B1
Y1
A2
B2
Y2
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B4
A4
Y4
B3
A3
Y3
LOGIC DIAGRAM
A1
B1
A2
B2
A3
B3
A4
B4
=1
(3)
(6)
(8)
(11)
Y1
Y2
Y3
Y4
Y1
Y2
Y3
LOGIC SYMBOL
A1
B1
A2
B2
A3
B3
A4
B4
(1)
(2)
(4)
(5)
(9)
(10)
(12)
(13)
Y4
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
1
产品的封面,,要做个新的测试夹具
原来老的方法测试不行,,太慢 1.总线电流 ,,, 2. 电源电流 3. 编码方面的东西 哪个 有好的方法和想法交流下...
硬制合金 单片机
春节赶火车的同志们,注意了
人算不如天算,算着能在火车开车前赶到,但不会想到路遇堵车,误了火车! 这是一同事刚电话来的消息。 同志们: 确定、一定以及肯定要提前走了,早早地走,不然,好不容易到手的卧铺票 ......
心仪 聊聊、笑笑、闹闹
请教一个activesync与Pocket PCl连接问题
我已经将Pocket PCl利用USB线通过activesync与PC机成功连接.在Pocket PC上的IPCONFIG里看到IP地址为:192.168.55.101,掩码为255.255.255.255,网关为:192.168.55.100.Adapter 为:720899 USB Port ......
yynan 嵌入式系统
电子设计大赛常用的电路模块
159185attach://159185.doc拿出来共享...
小屁孩xph PCB设计
刚学习dsp,有没有高手给解决IQmathLib.h的问题
关于IQmathLib的内容都可以发上来,我对这个库还比较模糊 ,想多了解了解,GLOBAL_Q什么时候该等于多少,可能问题比较白痴。用这个库函数是不是只能计算一些实时性要求不高的量?...
cumtliyan 微控制器 MCU
sdram onchip-memory的问题
初次接触 新手 搞不清楚这两个,我的理解是SDRAM是FPGA芯片外部的一个存储器,onchip-memory 是芯片里面 的一小片存储区域 SDRAM比较大 onchip-memory 比较小 不知道是不是这样 ?onchip-memory ......
xiha FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1047  598  942  746  1539  28  55  49  40  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved