电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC1054M00DG

产品描述LVPECL Output Clock Oscillator, 1054MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC1054M00DG概述

LVPECL Output Clock Oscillator, 1054MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC1054M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1054 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于无线单片机CC2510的多点超声波测距系统
支持~~...
huzai2008 测试/测量
急!!!ADS AXD配置
各位大侠,我按教程配置好后,当按F8单步执行的时候,就直接连续执行了。按停止的时候就弹出反汇编窗口,不是在源码窗口里的。下面是我按F8的图 http://b40.photo.store.qq.com/http_imgload.c ......
lanq 嵌入式系统
STM8L152USART问题
我写了一个关于USART的程序,实现USART口的自发自收,可是能够进发送完成中断但是接收不到。代码如下:#include "stm8l15x.h"#include "intrinsics.h"void CLK_CONFIG(void);void UART_CONFIG(v ......
sakya stm32/stm8
【国民技术N32G430】02 小小扩展,上通下达
02 小小扩展,上通下达 本文主要介绍并记录EVA底板的设计思路和过程,本次设计基于N32G430C8L7_STB开发板的扩展引脚及尺寸,鉴于不同开发板的尺寸差异,EVA底板尽可能涵盖测试器件的情况下做 ......
秦天qintian0303 国产芯片交流
谈谈指针,说说见解
本帖最后由 ywlzh 于 2016-3-15 13:00 编辑 来一场讨论吧,我准备在网上找一些C语言指针的代码模块,放上来希望给位说说自己的见解,讨论嘛,何乐而不为呢? 各位大神也说说啊:pleased: ......
ywlzh 单片机
LPC2131
有学习LPC2131的么,想大家一起交流下ARM7。...
hades2011 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 749  1813  704  2000  1785  39  41  25  14  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved