电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1289M00DG

产品描述LVPECL Output Clock Oscillator, 1289MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1289M00DG概述

LVPECL Output Clock Oscillator, 1289MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1289M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1289 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新奇创意 音响电子秤
我真的很佩服设计者的创意,竟能将iPod音箱和电子秤结合在一起。这样经常身处厨房的你就可以边做饭边听音乐了(看起来这个创意很雷)。43074...
xyh_521 创意市集
学习NIOS 2 的问题
学习NIOS2 需要哪些方面的重要的基础?...
wall_e FPGA/CPLD
求助!!8086汇编 8255芯片 8X8LED显示数字
行线高电平且列线低电平时控制灯亮 如何在逐行显示中使不同行的灯亮之间没有干扰啊 逐行显示 第二行的代码实现时是否会覆盖第一行的啊 也就是说如何在屏幕中实现多行同时显示 (使用8255控 ......
xubingnihao 嵌入式系统
免费赠送旧的打卡机(供拆机研究)
本帖最后由 dcexpert 于 2019-4-30 11:30 编辑 旧的科密指纹打卡机,可以供拆机和学习使用。付邮费就送了。 可以开机,带有液晶屏和指纹模块。没有资料,需要自行研究。 411744 411 ......
dcexpert 淘e淘
keil 自带的操作系统 RTXtiny 的资料
网上找到,觉得不错拿出分享:特性: 最大任务数:16 最大激活的任务数:16 所需的CODE空间:最大900Byte DATA空间:7字节 STACK空间:3字节 XDATA空间:0字节 时钟数:0个 系统时钟 ......
ddllxxrr 51单片机
gprs步骤
我做一个GPS采集数据,让GPRS来传输数据,用单片机来实现。 前几天我做好了GPS采集,并用无线传输模块实现了传输,但距离但短了,现在换GPRS来传输,就传输一些经纬数据而已。 我应 ......
geoffreylee599 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 590  940  1025  2476  2831  15  21  12  14  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved