电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HB179M000DG

产品描述CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HB179M000DG概述

CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HB179M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率179 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FIFO存储器做缓存
各位大哥,请问FIFO的原理是什么啊,读和写的时钟频率不一致,...
love3song 嵌入式系统
【暑期酷学】万用表的使用经验
【暑期酷学】万用表的使用经验 暑假也即将结束了,我们学校还有两周,整理了一下万用表方面的一些知识与经验,其中规整了很多网络和书本上的知识和一些自己的看法。1.简介作为我们这个行业, ......
常见泽1 综合技术交流
HDMI接口转LVDS显示
最近给Beaglebone Black配了一个HDMI接口转LVDS显示屏,终于有了一些进展,能看到图像了,还有一些问题 1、分辨率默认是1024x768,我现在屏式1024x600 2、HDMI的接头画反了,够低级的错 ......
chenzhufly DSP 与 ARM 处理器
放大电路分析方法问题
才学模电好多不懂,求解为什么输入回路负载线与输入特性曲线交点是静态工作点Q。 ...
蔡致润 模拟电子
贴个刚写出来的笔记,还热乎
完全为了回报大家的帮忙,前段时间只是看,现在我来写希望大家指点的同时也把自己的心得写出来,公布一下特意申请了个BLOG来存放:http://mamajinco.blog.com.cn/先贴个回答几个暂时比我菜的兄 ......
mamajinco 单片机
iSL59530
本帖最后由 paulhyde 于 2014-9-15 09:15 编辑 有人用过iSL59530么?近期我在使用时,当切换为一路输入对应一路输出时,视频信号正常。但是当多路输出接同一路输入时,就出现花屏的现象。而且 ......
落裸 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2634  2375  1088  523  1383  13  23  43  21  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved