电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB174M000DGR

产品描述LVDS Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB174M000DGR概述

LVDS Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB174M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率174 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
C52,S52接受信号波特率调节
在C51程序里面,能够设置串口传送速度吗? 比如,用了24MHZ的晶振,能不能在程序里面设置成20MHZ的传送速度? 请问下面几条语句的含义是什么,后面的十六进制数对应多少的晶振,是如何计算 ......
lingqiang0123 嵌入式系统
基于msp430的烟雾探测器设计
大哥大姐们谁有基于msp430的烟雾探测器设计的资料啊!硬件图,程序之类的发我邮箱啊!1007502948@qq.com,谢谢了!...
solfwen DIY/开源硬件专区
你会眼红MSP430让两个定时器产生步进单频音么
产生不同频率声音的程序,整体程序较为简单,主要是两个定时器的使用,代码及我的注释如下。 /********************************************************* 程序功能:用固定频率的方波驱 ......
fish001 微控制器 MCU
请大家推荐一下你看过的比较好的单片机书籍
呵呵,忽然有了这个想法。 现在市面上单片机方面的书籍可谓是多如牛毛、汗牛充栋。 对于我们学过单片机的人来说,应该是至少看过几本的。 我在当当网上看到那些单片机图书的评论,有的 ......
tiankai001 单片机
哪个大哥帮忙画下原理图
哪个好心人按照图片帮画个原理图,把P0口和P1口的对调下,原来接P0的现在接P1,原文件发1307190512@qq.com.非常感谢啊。能提供代码就更好了...
gexinxin 51单片机
IAR下用JLINK调试STM32定时中断有问题。请香版看看(已解决)
现在用仿真器调试程序有个现象。我的程序是用定时器来亮灯,一秒闪一下,当程序运行时,定时中断是正常的,灯是一秒闪一次。但一旦我按下IAR的暂停按钮(break)停止运行后,什么都不做,然 ......
xjtuwxf stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2240  2434  1567  2493  327  55  35  1  15  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved