电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS864532T-133I

产品描述Cache SRAM, 2MX32, 8.5ns, CMOS, PQFP100, TQFP-100
产品类别存储    存储   
文件大小486KB,共24页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS864532T-133I概述

Cache SRAM, 2MX32, 8.5ns, CMOS, PQFP100, TQFP-100

GS864532T-133I规格参数

参数名称属性值
厂商名称GSI Technology
零件包装代码QFP
包装说明LQFP,
针数100
Reach Compliance Codeunknown
ECCN代码3A991.B.2.B
最长访问时间8.5 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE; ALSO OPERATES WITH 3.3V SUPPLY
JESD-30 代码R-PQFP-G100
长度20 mm
内存密度67108864 bit
内存集成电路类型CACHE SRAM
内存宽度32
功能数量1
端子数量100
字数2097152 words
字数代码2000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织2MX32
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
Product Preview
GS864518/32/36T-250/225/200/166/150/133
100-Pin TQFP
Commercial Temp
Industrial Temp
Features
• FT pin for user-configurable flow through or pipeline
operation
• Single Cycle Deselect (SCD) operation
• 2.5 V or 3.3 V +10%/–10% core power supply
• 2.5 V or 3.3 V I/O supply
• LBO pin for Linear or Interleaved Burst mode
• Internal input resistors on mode pins allow floating mode pins
• Default to Interleaved Pipeline mode
• Byte Write (BW) and/or Global Write (GW) operation
• Internal self-timed write cycle
• Automatic power-down for portable applications
• JEDEC-standard 100-lead TQFP package
-250 -225 -200 -166 -150 -133 Unit
2.5 2.7 3.0 3.5 3.8 4.0 ns
4.0 4.4 5.0 6.0 6.7 7.5 ns
385
450
6.5
6.5
290
320
360 335 305 295 265 mA
415 385 345 325 295 mA
7.0 7.5 8.0 8.5 8.5 ns
7.0 7.5 8.0 8.5 8.5 ns
280 265 255 240 225 mA
310 290 280 265 245 mA
4M x 18, 2M x 32, 2M x 36
72Mb Sync Burst SRAMs
Flow Through/Pipeline Reads
250 MHz–133 MHz
2.5 V or 3.3 V V
DD
2.5 V or 3.3 V I/O
interleave order with the Linear Burst Order (LBO) input. The
Burst function need not be used. New addresses can be loaded
on every cycle with no degradation of chip performance.
The function of the Data Output register can be controlled by
the user via the FT mode pin (Pin 14). Holding the FT mode pin
low places the RAM in Flow Through mode, causing output
data to bypass the Data Output Register. Holding FT high
places the RAM in Pipeline mode, activating the rising-edge-
triggered Data Output Register.
Byte Write and Global Write
Byte write operation is performed by using Byte Write enable
(BW) input combined with one or more individual byte write
signals (Bx). In addition, Global Write (GW) is available for
writing all bytes at one time, regardless of the Byte Write
control inputs.
t
KQ
tCycle
Pipeline
3-1-1-1
Curr
(x18)
Curr
(x32/x36)
t
KQ
Flow
tCycle
Through
Curr
(x18)
2-1-1-1
Curr
(x32/x36)
Sleep Mode
Low power (Sleep mode) is attained through the assertion
(High) of the ZZ signal, or by stopping the clock (CK).
Memory data is retained during Sleep mode.
Core and Interface Voltages
The GS864518/32/36T operates on a 2.5 V or 3.3 V power
supply. All input are 3.3 V and 2.5 V compatible. Separate
output power (V
DDQ
) pins are used to decouple output noise
from the internal circuits and are 3.3 V and 2.5 V compatible.
Functional Description
Applications
The GS864518/32/36T is a 75,497,472-bit 2-die module high
performance synchronous SRAM with a 2-bit burst address
counter. Although of a type originally developed for Level 2
Cache applications supporting high performance CPUs, the
device now finds application in synchronous SRAM
applications, ranging from DSP main store to networking chip
set support.
Controls
Addresses, data I/Os, chip enables (E1, E2, E3), address burst
control inputs (ADSP, ADSC, ADV), and write control inputs
(Bx, BW, GW) are synchronous and are controlled by a
positive-edge-triggered clock input (CK). Output enable (G)
and power down control (ZZ) are asynchronous inputs. Burst
cycles can be initiated with either ADSP or ADSC inputs. In
Burst mode, subsequent burst addresses are generated
internally and are controlled by ADV. The burst address
counter may be configured to count in either linear or
Rev: 1.00 4/2003
1/24
© 2003, Giga Semiconductor, Inc.
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
【EEWORLD第五十六届】2013年11月社区明星人物揭晓!
【EEWORLD第五十六届】2013年11月社区明星人物揭晓! 感谢大家对论坛的关注与支持,在这里我们评选出11月份对论坛分享比较突出的网友。 136617 E金币(等值人民币)可以在京东、当当兑换 ......
EEWORLD社区 为我们提建议&公告
为什么用了AD而串口就不能用
主要是主函数里一调用Cfg_AD(),串口不能显示字符串了,只显示第一个字母,后面的不显示,删除Cfg_AD()就可以显示字符串了,求解?????????? #include "msp430g2553.h" #include ......
destinydd 微控制器 MCU
求高手,pda连接access数据库问题
请问我在vs2003下用pda连接access数据库,自己编了个小程序,运行的时候总是提示 未处理的“System.IO.FileNotFoundException”类型的异常出现在 InTheHand.AdoceNet.dll 中。 其他信息: The ......
sakura123 嵌入式系统
请问C中setvect()函数, 0x1c软中断, 中断服务程序(ISR)的控制问题~[
1 请看我的理解对不对 : 执行setvect(0x1c,func1)后, 主函数中断, 转而执行func1函数 2 func1函数执行多少次才退出 ? 还是执行一遍才退出 ? 按我的理解, 既然当前main函数被中断, 运行 ......
mary00532 嵌入式系统
【技术干货】兆易 GD32VF103C-START 入门
一、序言 近期从创易栈中很荣幸获得了一块GD32VF103C-START 开发板,是基于RISC-V内核的32位通用微控制器,从这个网站我初步了解了这个芯片的特性,大家可以上网看看,内核是使用芯来科技Bumbl ......
火辣西米秀 国产芯片交流
【Nucleo心得】+将Nucleo板作为调试器调试其他板子
最近在开发一个项目,需要用到STM32F205,我是初次接触STM32,一切都是在同事指导下完成的。由于我不怎么使用STM32,J-Link调试器也是找同事借用的,但是他也经常需要用J-Link下载程序,所以我 ......
qiushenghua stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2076  2611  830  2137  2718  31  36  48  5  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved