电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB656M000DG

产品描述LVPECL Output Clock Oscillator, 656MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB656M000DG概述

LVPECL Output Clock Oscillator, 656MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB656M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率656 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
飞思卡尔小车竞赛获奖报告
本帖最后由 paulhyde 于 2014-9-15 09:16 编辑 飞思卡尔小车竞赛获奖报告~~~~~~~~~~~ ...
selia1987 电子竞赛
【R7F0C809】硬件初始化+LED显示
学习了一下芯片资料和板子资源,开始慢慢完成项目了,今天初始化引脚和显示LED完成。PS:今天学习了一下引脚的普通输出和开漏输出,以前只是用,并没用研究过,今天遇到问题了:如果数码管的位 ......
29447945 瑞萨MCU/MPU
求大神教我用FPGA实现光强检测功能
在做一个FPGA的课题,思路整理出来了但是编程什么的实在是无力啊,后天就要交了,求大神帮助啊!跪求!好人一生平安! 本设计使用光敏电阻模块搭建光电转换电路,经过AD转换将光电模拟信号数 ......
clx4099851 FPGA/CPLD
LM3S9B96 UART FIFO 超时中断时间太长
我看到UART FIFO 里面超时中断时间是32个位的时间产生,如果我需要及时处理数据的话,感觉等待的时间有点长,不知道有没有什么好的办法?...
chengtoby 微控制器 MCU
uClinux dist解压后究竟有多大?
光盘里有一个压缩文件,220M多,放到samba上解压,不一会提示空间不够,没办法于是我就直接在windos里解压,解了一部分就有1G多了,怎么会这么大啊? 于是又从网上下了一个源码包,也有170M多 ......
taaag Linux开发
CCS如何恢复初始的界面
手贱改了CCS的软件界面,请问该如何恢复回去? ...
crjmail 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2431  1797  791  1494  1984  49  37  16  31  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved