电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1073M00DGR

产品描述LVPECL Output Clock Oscillator, 1073MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1073M00DGR概述

LVPECL Output Clock Oscillator, 1073MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1073M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1073 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基础电学
基础电学 第1章 电学概论 前言 1-1 电的特性A 1-1 电的特性B 1-1 电的特性C 1-1 电的特性D 1-2 电的单位A 1-2 电的单位B 1-3 电能A 1-3 电能B 1-4 电荷A 1-4 电荷B 1-5 ......
dragonscroll 模拟电子
XMC4800 Relax EtherCAT Kit到手,马上准备推活动!谁想要这个板子呀!
啦啦啦,之前网友在论坛发帖说希望组织XMC4800 Relax EtherCAT Kit的团购活动。于是咱们EEWorld论坛去帮大家去争取啦! 现在管管这里到手XMC4800 Relax EtherCAT Kit板子啦!马上准备开始推活 ......
okhxyyo 单片机
第五届全国大学生电子设计竞赛获奖作品选编
是我收集的有关电子设计大赛的资料,希望对大家有参考价值...
wyhui73 单片机
TI已经开始邮寄上次的奖品啦
包包和按摩仪已经到手...
Sur TI技术论坛
关于2440+CE5.0启动时死机的问题
各位大虾,小弟用2440+CE5.0做的板子放了几天后启动时偶尔会出现启动不了的问题,但是再多反复启动几次就OK了,请问有没有兄弟遇到同样的问题啊?是什么原因啊?...
nwf1987 嵌入式系统
纯纯小白,想从串口里读取数据为啥子实现不了
importmachine chuankou=machine.UART(2,9600) whileTure: x=chuankou.read() ifx=='a': print('cg') else: print('sb') ...
shsznbdr MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1230  2615  877  2479  517  32  3  25  56  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved