电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C0241V-15AC

产品描述Dual-Port SRAM, 4KX18, 15ns, CMOS, PQFP100, PLASTIC, TQFP-100
产品类别存储    存储   
文件大小296KB,共18页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY7C0241V-15AC概述

Dual-Port SRAM, 4KX18, 15ns, CMOS, PQFP100, PLASTIC, TQFP-100

CY7C0241V-15AC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码QFP
包装说明PLASTIC, TQFP-100
针数100
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间15 ns
其他特性INTERRUPT FLAG
I/O 类型COMMON
JESD-30 代码S-PQFP-G100
JESD-609代码e0
长度14 mm
内存密度73728 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
功能数量1
端口数量2
端子数量100
字数4096 words
字数代码4000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4KX18
输出特性3-STATE
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP100,.63SQ,20
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.0001 A
最小待机电流2 V
最大压摆率0.185 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
51
PRELIMINARY
CY7C024V/025V/026V
CY7C0241V/0251V/036V
3.3V 4K/8K/16K x 16/18
Dual-Port Static RAM
Features
• True Dual-Ported memory cells which allow simulta-
neous access of the same memory location
• 4/8/16K x 16 organization (CY7C024V/025V/026V)
• 4/8K x 18 organization (CY7C0241V/0251V)
• 16K x 18 organization (CY7C036V)
• 0.35-micron CMOS for optimum speed/power
• High-speed access: 15/25 ns
• Low operating power
Active: I
CC
= 115 mA (typical)
— Standby: I
SB3
= 10
µA
(typical)
• Fully asynchronous operation
• Automatic power-down
• Expandable data bus to 32/36 bits or more using Mas-
ter/Slave chip select when using more than one device
• On-chip arbitration logic
• Semaphores included to permit software handshaking
between ports
• INT flag for port-to-port communication
• Separate upper-byte and lower-byte control
• Pin select for Master or Slave
• Commercial and industrial temperature ranges
• Available in 100-pin TQFP
• Pin-compatible and functionally equivalent to
IDT70V24, 70V25, and 7V0261.
Logic Block Diagram
R/W
L
UB
L
R/W
R
UB
R
CE
L
LB
L
OE
L
CE
R
LB
R
OE
R
[1]
8/9
8/9
8/9
[1]
I/O
8/9L
–I/O
15/17L
[2]
I/O
0L
–I/O
7/8L
I/O
Control
I/O
Control
8/9
I/O
8/9L
–I/O
15/17R
[2]
I/O
0L
–I/O
7/8R
[3]
12/13/14
A
0L
–A
11/1213L
Address
Decode
12/13/14
True Dual-Ported
RAM Array
Address
Decode
12/13/14
12/13/14
[3]
A
0R
–A
11/12/13R
A
0L
–A
11/12/13L
CE
L
OE
L
R/W
L
SEM
L
[4]
[3]
Interrupt
Semaphore
Arbitration
A
0R
–A
11/12/13R
CE
R
OE
R
R/W
R
SEM
R
[4]
[3]
BUSY
L
INT
L
UB
L
LB
L
Notes:
1. I/O
8
–I/O
15
for x16 devices; I/O
9
–I/O
17
for x18 devices
2. I/O
0
–I/O
7
for x16 devices; I/O
0
–I/O
8
for x18 devices.
M/S
3.
4.
BUSY
R
INT
R
UB
R
LB
R
A
0
–A
11
for 4K devices; A
0
–A
12
for 8K devices; A
0
–A
13
for 16K devices.
BUSY is an output in master mode and an input in slave mode.
For the most recent information, visit the Cypress web site at www.cypress.com
Cypress Semiconductor Corporation
3901 North First Street
San Jose
CA 95134 •
408-943-2600
November 7, 1997- Revised March 2, 1998

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2622  1290  677  1254  2034  53  26  14  41  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved