电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC830M000DGR

产品描述LVPECL Output Clock Oscillator, 830MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC830M000DGR概述

LVPECL Output Clock Oscillator, 830MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC830M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率830 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IHLP2525CZERR47M01
这个是什么电感啊? 还有,这个电感是06+的,有点点氧化,可以用么?因为整个电子市场只剩下这盘货.现在客户说要我想办法...
17(七) 淘e淘
OPENRISC 2.1.1 寻址模式
当处理器执行一条内存访问指令或者分支指令或者取下一条指令时需要计算有效地址。如果有效地址和操作数长度之和超过最大的有效地址逻辑空间,内存操作数将从最大有效地址环回到有效地址 0。 1. ......
白丁 FPGA/CPLD
LED显示屏色度处理技术
 各类色度处理技术   1、基色波长的选择   LED显示屏在各行各业有着非常广泛的应用,而在不同的应用场所对LED的基色波长有着不同的要求,对于LED基色波长的选择有些是为了取得良好的视觉 ......
探路者 LED专区
f769新建第一个工程模板
本帖最后由 star_66666 于 2016-12-8 00:12 编辑 首先从开发环境的配置说起吧,个人的习惯是用KEIL作为开发工具,于是就用keil开始搭建工程,keil的版本是5.17,由于keil5开始,产品包可以随 ......
star_66666 stm32/stm8
创意分享: "星光"LED钟
正好,今天打样的PCB回来了,先睹为快。 227460 227461 227462 背面一个ATMEL ATmega48作主控。正面是数字显示面。不使用产生闪烁感的扫描驱动,28个笔段不够用,所以设计用74HC164来 ......
cruelfox 创意市集
求助!!想做一个智能体重秤。
有没有哪位大神能跟我讲解一下CZL-A压力传感器的使用???我是初学者。 ...
猪猪123 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1460  473  77  2895  2517  57  38  22  23  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved