电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB573M000DG

产品描述CMOS/TTL Output Clock Oscillator, 573MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB573M000DG概述

CMOS/TTL Output Clock Oscillator, 573MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB573M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率573 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ATmega644的ADC如何用连续转换模式?
根据数据表,644的ADC默认是单步转换模式,这样很麻烦,我想用连续转换。 根据数据表介绍,我使能转换完成中断,在中断里面读取自动连续转换的结果数据。但是调试发现一直进不去中断。 请 ......
geniusly111 单片机
【学习心得】DLP+DLP的有趣视频
还记得DLP的那个打针的视频,可以显示你的血管,我小时候可怕打针啦,没次打针前都做自我暗示,真的很疼,很恐怖,有啦这个我相信至少我不怕遇到实习生啦 http://v.youku.com/v_show/id_XNTU2N ......
Sur DSP 与 ARM 处理器
5438A SD卡 TFT
想做个小产品,描述如下: CMOS摄像头拍照,图片数据存在SD卡,5438A读SD卡的内容,TFT显示 大家给提提意见啊~...
tuzihog 微控制器 MCU
请问谁知道MOS管怎么验证其功能?
请问谁知道MOS管怎么验证其功能? ...
18720947897 电源技术
寻找同行的朋友讨论交流,特定谐波消除国内研究现状?
小弟一直研究特定谐波消除,主要工作集中于数学模型的改进和求解算法的研究中,目前已经有一些进展,可是对国内的研究现状并不是很清楚,希望你们可以帮我科普一下,国内谁在做,做到什么程度了 ......
无奇不有 电源技术
【转帖】分享一个迅为4412开发板OTG烧录批处理文件
平台:iTOP-4412开发板 Bat 功能:1、可以分条的执行烧录,不需要每次烧录都去复制命令2、可以批量烧录 201004201002 201003 使用的时候需要把文件放到迅为提供的烧录程序文件夹下哈~ 与“fa ......
Chihiro ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 247  2864  591  950  2151  8  53  57  10  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved