电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC601M000DG

产品描述LVPECL Output Clock Oscillator, 601MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC601M000DG概述

LVPECL Output Clock Oscillator, 601MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC601M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率601 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【是德征文】安捷伦E5071C故事
本帖最后由 whoisliang 于 2017-3-17 12:42 编辑 安捷伦公司产品,在我心中一直都是高大上的印象,工作了这么多年,使用过很多测试仪表工具,刚换了一家公司,在新的公司,一上手就是要用安 ......
whoisliang 测试/测量
信号量
一个问题:就是怎么把我定义的信号量在其他.c文件里用,说白了就好比裸机里的变量,在.h文件里用external声明就可以了,ucosii是怎么处理的呢? ...
ywlzh 实时操作系统RTOS
F020串口1中断问题
采用MAX232转换芯片进行串口通信,主要是用于对液晶通过串口的通信,但是液晶总是无法传入数据,无法进行串口中断。麻烦各位前辈帮忙看一下。 void UART1_Init (void) { SCON1 = 0x50; ......
hzxiaobao 嵌入式系统
[求助]请问pxa270的数字音频输出是什么格式?
我的平台是wince5.0 用pxa270接wm8750的dac进行音频解码输出,现在想外接dac,那位dx可以解答一下pxa270输出给wm8750的信号是什么格式的?...
hawkliu83 嵌入式系统
如何设置控件的背景为控件所在区域的窗体背景,并可以设置透明程度?
如何设置控件的背景为控件所在区域的窗体背景,并可以设置透明程度? 开发环境为C#+wince5.0...
myseaweed 嵌入式系统
蓝牙主模块往CC2541发送数据的问题
现在蓝牙主模块已经和CC2541连接上了。 CC2541往蓝牙主模块发送数据,蓝牙主模块可以接收到。 可是蓝牙主模块往CC2541发送数据,CC2541收不到。 发送代码: if(BL_Flag==9) ......
chenbingjy 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 598  1942  849  436  2121  15  23  24  41  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved