电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB616M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 616MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB616M000DGR概述

CMOS/TTL Output Clock Oscillator, 616MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB616M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率616 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
赚分,速结
0...
adadad111 嵌入式系统
高手帮我看看这是什么问题
我现在在用中颖的一款66P51在做一项目,出现如下问题,现象是:程序写好后仿真时在EVB板上时怎么摸EVB板上的小晶振(32768)都不会出现死机的情况,但一烧到产品上。再用手摸其小晶振就会出现有 ......
li2001kiss 单片机
龙海恒盛
龙海恒盛自动化设备有限公司是一家以工业自动化为主营,融科、工、贸于一体,专业从事自动化控制系统及智能配电系统改造、设计及安装,生产各种规格配电柜、控制柜、双电源自动切换柜等服务和 ......
lhhansen_sen 求职招聘
继续看Maker Faire Bay
各种机器人,这个是 DfRobot,有兴趣大家可以搜的看看88215BeagleBoard现身了,咱们论坛上也有哈不好!88216这个是用phython来做430的工程,phython啊!88217makerbot,相当于这次集会的徽标或者 ......
wstt 微控制器 MCU
TMS320C5402串口初始化
当器件复位完成(RS=0)之后,串口初始化过程如下:(1)使SRCR中的XRST=RRST=0(若由器件产生复位,则不需要该步);(2)编程McBSP配置寄存器(不编程数据寄存器);(3)等待2个位时钟,这样保 ......
fish001 DSP 与 ARM 处理器
Verilog非整数分频问题
怎样将50M时钟分频成36M?不用IP核代码怎么写?:puzzle:...
lostarthur FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2670  983  2758  346  1639  50  23  55  27  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved