电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1416M00DG

产品描述LVDS Output Clock Oscillator, 1416MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1416M00DG概述

LVDS Output Clock Oscillator, 1416MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1416M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1416 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助:为什么代码烧入flash中只能实现部分功能?
arm7 44b0,裸机调试。 用flashpgm将ads生成的.hex文件烧入flash中,只能实现在sdram中调试实现的功能中的一部分。 为什么出现这种情况? 同样的板子,同样的设置,我烧板子光盘里提供的三 ......
yin_327 嵌入式系统
【视频分享】电源设计小贴士50:铝电解电容器常见缺陷的规避方法
大家看过电源设计小贴士49后觉得怎么样? 现在继续和大家分享电源设计小贴士50:铝电解电容器常见缺陷的规避方法。 因其低成本的特点,铝电解电容器一直都是电源的常用选择。但是,它们寿 ......
德州仪器_视频 模拟与混合信号
MSP430F5529学习笔记续(2)
接着学习课程二 课程二主要讲解了如何在5529上实现低功耗和时钟还有电源模块。 1、要实现低功耗的途径有: 降低温度,这个没什么好说的,半导体器件温度越低功耗越低、寿命越长 ......
zca123 微控制器 MCU
单独编译内核,uboot生成很多文件,具体用哪一个?
2.3单独编译内核,uboot生成很多文件,具体用哪一个? 答: 内核编译出来的文件是~/MYiR-imx-Linux/arch/arm/boot/目录下的zImage 文件。 uboot编译出来的文件是~/MYiR-iMX-uboot/目录下 ......
blingbling111 嵌入式系统
报道 领芯币!~
报道 领芯币!~哈哈!~:)...
wanghongyang 聊聊、笑笑、闹闹
DIY的电烙铁制作思路及雏形
最近收到@eric_wang 发来的彩色电容礼物 才发现原来这个被我遗忘了的事情。。。虽然晚了不少才发出来 但好歹不烂尾。。。 其实之前雏形已经做完 只因近期的事情太多 就把这个电烙铁的 ......
cardin6 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2157  1555  2050  423  888  38  59  20  37  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved