电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB923M000DG

产品描述LVDS Output Clock Oscillator, 923MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB923M000DG概述

LVDS Output Clock Oscillator, 923MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB923M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率923 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[极度困惑]模拟键盘输入
本人写了一段代码,能把数据往当前焦点处输入: INPUT Input; for( i=0 ; strInfo!='\0' ; i++ )//strInfo已经付值 { Input.type =INPUT_KEYBOARD; ......
zhouyiguang 嵌入式系统
挠性电路的特性和功效
本文综述了挠性电路设计、生产及应用各方对挠性电路的特性、优点及功效的论述。...
fighting 单片机
我4岁的小闺女在最新的学习力课程上做了个机械手
想当初我读书的时候,学的是啥,语文,数学,体育课。。现在的小娃娃课程学的东西真是太丰富了。不过当家长的压力也是好大。。有空的时候陪娃去上课,娃子的课程还是蛮有意思的,比如最新的学习 ......
okhxyyo 聊聊、笑笑、闹闹
量子雷达是怎么回事?
因为中国发射了量子通讯卫星,把量子通讯炒得厉害。 又有报道说,中国突破量子雷达技术,反隐身很容易。 网上也找不到详细的说明,网友有谁关心的,谈一谈是怎么回事? ...
dontium 无线连接
在调试I2C的时候ADDR位为什么会自动的清零???
本帖最后由 electrics 于 2016-11-21 20:24 编辑 两个函数如下: void Write_Address(u8 Address) //写地址 { I2C2->DR = Address; } void Wait_Clear_Addr ......
electrics stm32/stm8
exiao的Beaglebone外围电路设计决赛—试用周计划
还没使用过Beaglebone,可能在使用过程中会出现各种问题,希望各位高手能多多指点。 我的周计划如下: 96886...
exiao DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 184  1223  1095  1027  2025  46  49  44  27  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved