电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1518-200-25T4

产品描述5-TAP SMD DELAY LINE
文件大小22KB,共2页
制造商Data Delay Devices
下载文档 全文预览

1518-200-25T4概述

5-TAP SMD DELAY LINE

文档预览

下载PDF文档
1518
5-TAP SMD DELAY LINE
T
D
/T
R
= 3
(SERIES 1518)
FEATURES
5 taps of equal delay increment
Delays to 200ns
Low profile
Epoxy encapsulated
Meets or exceeds MIL-D-23859C
IN
N/C
T2
N/C
T4
T5
GND
1
2
3
4
5
6
7
14
13
12
11
10
9
8
N/C
T1
N/C
T3
N/C
N/C
N/C
data
3
®
delay
devices,
inc.
PACKAGES
IN
Signal Input
T1-T5 Tap Outputs
GND Ground
Note: Standard pinout shown
Alt. pinout available
FUNCTIONAL DESCRIPTION
The 1518-series device is a fixed, single-input, five-
output, passive delay line. The signal input (IN) is
reproduced at the outputs (T1-T5) in equal increments.
The delay from IN to T5 (T
D
) and the characteristic
impedance of the line (Z) are determined by the dash
number. The rise time (T
R
) of the line is 30% of T
D
, and
the 3dB bandwidth is given by 1.05 / T
D
. The device is
available in a 14-pin SMD with two pinout options.
Part numbers are constructed according to the scheme
shown at right. For example, 1518-101-500A is a 100ns,
50Ω delay line with pinout code A. Similarly, 1518-151-
501 a is 150ns, 500Ω delay line with standard pinout.
PART NUMBER CONSTRUCTION
1518 - xxx - zzz p
DELAY TIME
Expressed in nanoseconds (ns)
First two digits are significant figures
Last digit specifies # of zeros to follow
IMPEDANCE
Expressed in nanoseconds (ns)
First two digits are significant figures
Last digit specifies # of zeros to follow
PINOUT CODE
See Table
Omit for STD pinout
SERIES SPECIFICATIONS
Dielectric breakdown:
Distortion @ output:
Operating temperature:
Storage temperature:
Temperature coefficient:
50 Vdc
10% max.
-55°C to +125°C
-55°C to +125°C
100 PPM/°C
T
D
(ns)
5
10
15
20
25
30
40
50
60
75
80
100
110
125
150
180
200
DELAY SPECIFICATIONS
T
I
(ns)
1.0
2.0
3.0
4.0
5.0
6.0
8.0
10.0
12.0
15.0
16.0
20.0
22.0
25.0
30.0
36.0
50.0
T
R
(ns)
3.0
4.0
5.0
6.0
7.0
10.0
13.0
15.0
20.0
25.0
26.0
30.0
32.0
40.0
50.0
60.0
70.0
Z=50Ω
N/A
3
3
3
3
3
3
3
3
3
4
4
4
4
N/A
N/A
N/A
ATTENUATION (%) TYPICAL
Z=100Ω Z=200Ω Z=300Ω Z=500Ω
5
N/A
N/A
N/A
5
5
N/A
N/A
5
5
N/A
N/A
5
5
5
N/A
5
5
5
7
5
5
5
7
5
5
5
7
5
5
7
7
5
6
7
8
5
6
7
8
5
6
7
8
5
6
7
8
5
6
7
8
5
6
7
8
5
8
10
10
7
8
10
10
8
10
12
12
T1 T2 T3 T4
IN
GND
T5
GND
Functional Diagram
.018
.505
.050
.185
14
8
Notes: T
I
represents nominal tap-to-tap delay increment
Tolerance on T
D
=
±
5% or
±
2ns, whichever is greater
Tolerance on T
I
=
±
5% or
±
1ns, whichever is greater
“N/A” indicates that delay is not available at this Z
.425
.290
1
7
PINOUT CODES
CODE
STD
A
IN
1
1
T1
13
12
T2
3
4
T3
11
10
T4
5
6
T5
6
7
GND
7
8,14
.300
.100
Package Dimensions
©
1997 Data Delay Devices
Doc #97030
2/7/97
DATA DELAY DEVICES, INC.
3 Mt. Prospect Ave. Clifton, NJ 07013
1
打造dsp第一论坛
希望在这里各位兄弟姐妹能够相互交流相互学习,打造新一代的IT精英...
guanmingbo DSP 与 ARM 处理器
PIC单片机C语言编的一个LED16X16汉字显示程序
PIC单片机C语言编的一个LED16X16点阵屏,汉字显示程序,在proteus中仿真通过 网盘下载地址:http://d.119g.com/f/522D707E6BE4B592.html ...
yutian_eeworld Microchip MCU
线路板PCB设计过程抗干扰设计规则原理
印制电路板(PCB)是电子产品中电路元件和器件的支撑件。它提供电路元件和器件之间的电气连接。随着电于技术的飞速发展,PGB的密度越来越高。PCB设计的好坏对抗干扰能力影响很大。因此,在进行PCB ......
fighting PCB设计
电池供电型智能流量计的电池和系统运行状况监控参考设计
BQ25619 具有 20mA 终止电流和 1A 升压运行的 BQ25619 I2C 控制型 1.5A 单节电池充电器 数据表 (Rev. A) 此参考设计展示了适用于电池供电型智能流量计电池和系统运行状况监控的创新解决方 ......
qwqwqw2088 模拟与混合信号
国智科技2006年9—10月开班时间安排(DSP、Linux+ARM、FPGA/CPLD、VxWorks、高速数
国智科技2006年9—10月开班时间安排(DSP、Linux+ARM、FPGA/CPLD、VxWorks、高速数字电路) DSP(280x)工程师培训课程 开课时间:9月16日——9月19日 培训费用(含教材费和餐费):2500元; ......
guozhi Linux开发
谁用过电压转PWM芯片GP9101?
谁用过电压转PWM芯片GP9101,可以实现电位器调节PWM吗? ...
ckf茉莉花 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 405  175  1225  1874  1167  36  4  38  10  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved