电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

170103M250AA

产品描述High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors
文件大小286KB,共3页
制造商ETC
下载文档 全文预览

170103M250AA概述

High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors

文档预览

下载PDF文档
High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors
Type 170
Axial Leaded Metallized Polypropylene
The Type 170 series axial lead metallized polypropylene
capacitors are available in bulk or on tape and reel for
automatic insertion. The tape wrap and epoxy end fill
construction meets UL510 (outer wrap) and UL94V0
(epoxy). Type 170 is non-inductive with low ESR and
high current capability for switch-mode power supply
applications
Highlights
Low ESR
High current
Available on tape and reel or bulk
Epoxy end fill meets UL94V-0
Non inductively wound
Flame retardant outer wrap meets UL510
Specifications
Capacitance Range:
Voltage Range:
Capacitance Tolerance:
Operating Temperature Range:
Dielectric Withstand Voltage:
Dissipation Factor (DF):
0.001 µF to 4.7 µF
160
to
630 Vdc (90 to 250 Vac, 60 Hz)
±5%, ±10%, ±20%
–55 ºC to +105 ºC (
derate linearly to 50% rated
1.6 x rated voltage for 2 s @ +25 ºC ±5 ºC
tgδ x 10
–4
at +25 ºC ±5 ºC
kHz
1
10
100
C
≤0.1
µF
≤6
≤10
≤30
0.1 µF <C ≤1 µF
≤6
≤20
C >1 µF
≤6
voltage at 105 ºC)
Insulation Resistance:
Self Inductance:
Life Test:
Damp Heat Test:
Soldering:
Long Term Storage Stability:
Maximum Pulse Rise Time dv/dt and Pulse
Characteristic (Wo):
Complies with the EU Directive
2002/95/EC requirement
restricting the use of Lead (Pb),
Mercury (Hg), Cadmium (Cd),
Hexavalent chromium (Cr(VI)),
PolyBrominated Biphenyls (PBB)
and PolyBrominated Diphenyl
Ethers (PBDE).
100,000 MΩ x µF, 200,000 MΩ Min.
1 nH max. per 1 mm lead and body length
1000 hrs @ 85 ºC 1.25 x Vn
95% RH @ +40 ºC for 21 days
260 ºC ±5 ºC for 10 s ±1 s
ΔC/C ≤ ±0.5% after 2 years
L Max
Vn
160
250
400
630
11
5
11
16.5
5
10
13.5
20
20.5
3
7
10
15
28
2
4
6.5
10
33
1
2.5
4
6
Outline Drawing
If the working voltage (V) is less than the nominal voltage (Vn), the capaci-
tor can work at higher dv/dt . In this case, the maximum value allowed
is obtained by multiplying the above value (See table dv/dt) with the ratio
Vn/V
Ød ±.002
±0.05 mm)
1.58 ±0.2
(40 ±5 mm)
L
Max
1.58 ±0.2
(40 ±5 mm)
D
Max
Lead Material: tinned copper wire
CDE Cornell Dubilier • 1605 E. Rodney French Blvd. • New Bedford, MA 02744 • Phone: (508)996-8561 • Fax: (508)996-3830 • www.cde.com
直接接在普通开关两端的延时开关电路
如题。直接接在普通开关两端的延时开关电路,不用改变目前的布线方式直接接与开关两端, 可用原开关两端引出两个线作为一个控制信号,也可以加上声控,光控功能, 下图这个电路当可控硅导通时 ......
harris DIY/开源硬件专区
[原创]EDA资料共享
接地的目的   A、安全考虑,即保护接地;   B、为信号电压提供一个稳定的零电位参考点(信号地或系统地);   C、屏蔽接地。   基本的接地方式   电子设备中有三种基本的接地 方式: ......
护花使者 FPGA/CPLD
全新spartan 6 Nexys3板出售
78380 这是xilinx刚出厂的,还没开封。暂定1000元。有兴趣的可以联系我 QQ:247287388...
pengwr 淘e淘
TFT LCD接口芯片 SN65LVDS822
本帖最后由 dontium 于 2015-1-23 11:40 编辑 现在低端的单片机,直接驱动TFT的基本没有,一直想找一款TFT驱动芯片,今看到TI的这个芯片,很合适。 以下是TI的介绍: SN65LVDS822 是一 ......
dontium 模拟与混合信号
【allegro】板子无法增加板层
在layout cross section 中修改板层会提示 E- *Error* _fpUtilGetMaterialData: argument #1 should be a string (type template = "t") - nil 不能修改,怎么解决啊 ...
ohahaha PCB设计
DIY 示波器2.0——完成了HSMC转接板的设计
完成了HSMC转接板的设计和PCB绘制, 并已经发到PCB厂家做板, 该板主要是和开发板上HSMC接口对接,并用国内常用的排针将管脚资源引出,方便连接其他模块。...
莫恩 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2176  842  2373  1067  1774  14  16  20  24  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved