电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

170155M250TF

产品描述High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors
文件大小286KB,共3页
制造商ETC
下载文档 全文预览

170155M250TF概述

High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors

文档预览

下载PDF文档
High Current / Low ESR, Wrap and Fill Axial Leaded Capacitors
Type 170
Axial Leaded Metallized Polypropylene
The Type 170 series axial lead metallized polypropylene
capacitors are available in bulk or on tape and reel for
automatic insertion. The tape wrap and epoxy end fill
construction meets UL510 (outer wrap) and UL94V0
(epoxy). Type 170 is non-inductive with low ESR and
high current capability for switch-mode power supply
applications
Highlights
Low ESR
High current
Available on tape and reel or bulk
Epoxy end fill meets UL94V-0
Non inductively wound
Flame retardant outer wrap meets UL510
Specifications
Capacitance Range:
Voltage Range:
Capacitance Tolerance:
Operating Temperature Range:
Dielectric Withstand Voltage:
Dissipation Factor (DF):
0.001 µF to 4.7 µF
160
to
630 Vdc (90 to 250 Vac, 60 Hz)
±5%, ±10%, ±20%
–55 ºC to +105 ºC (
derate linearly to 50% rated
1.6 x rated voltage for 2 s @ +25 ºC ±5 ºC
tgδ x 10
–4
at +25 ºC ±5 ºC
kHz
1
10
100
C
≤0.1
µF
≤6
≤10
≤30
0.1 µF <C ≤1 µF
≤6
≤20
C >1 µF
≤6
voltage at 105 ºC)
Insulation Resistance:
Self Inductance:
Life Test:
Damp Heat Test:
Soldering:
Long Term Storage Stability:
Maximum Pulse Rise Time dv/dt and Pulse
Characteristic (Wo):
Complies with the EU Directive
2002/95/EC requirement
restricting the use of Lead (Pb),
Mercury (Hg), Cadmium (Cd),
Hexavalent chromium (Cr(VI)),
PolyBrominated Biphenyls (PBB)
and PolyBrominated Diphenyl
Ethers (PBDE).
100,000 MΩ x µF, 200,000 MΩ Min.
1 nH max. per 1 mm lead and body length
1000 hrs @ 85 ºC 1.25 x Vn
95% RH @ +40 ºC for 21 days
260 ºC ±5 ºC for 10 s ±1 s
ΔC/C ≤ ±0.5% after 2 years
L Max
Vn
160
250
400
630
11
5
11
16.5
5
10
13.5
20
20.5
3
7
10
15
28
2
4
6.5
10
33
1
2.5
4
6
Outline Drawing
If the working voltage (V) is less than the nominal voltage (Vn), the capaci-
tor can work at higher dv/dt . In this case, the maximum value allowed
is obtained by multiplying the above value (See table dv/dt) with the ratio
Vn/V
Ød ±.002
±0.05 mm)
1.58 ±0.2
(40 ±5 mm)
L
Max
1.58 ±0.2
(40 ±5 mm)
D
Max
Lead Material: tinned copper wire
CDE Cornell Dubilier • 1605 E. Rodney French Blvd. • New Bedford, MA 02744 • Phone: (508)996-8561 • Fax: (508)996-3830 • www.cde.com
语音模块
跪求一个语音模块,可以通过上位机写汉字,语音模块处理后可拨出汉字,也就带字库的语音播放模块...
sdlmhjs 嵌入式系统
为提高效率——如何将双向功率流集成到UPS设计中(第一部分)
http://www.deyisupport.com/resized-image.ashx/__size/550x0/__key/communityserver-blogs-components-weblogfiles/00-00-00-01-16/4375.UPS-image_5F00_Industrial-Strength.png_2D00_800x0. ......
okhxyyo 能源基础设施
单片机不工作,放电后才可以
单片机型号:STC89LE516RD+。PFP封装。 现象: 偶尔会出现上电后不工作的现象。之后,把电全部断掉,再接通,仍然不工作。断电放置一旁半小时以上,再接通才恢复正常。 试过的方法: 1、电 ......
shitman 单片机
ROM的时序控制
今天用FPGA读写内部ROM,仔细研究ROM 时序发现:无输出锁存的ROM,给出地址后, 延迟一个CLk后,取有效数据;否則,延迟一 2个CLK,取有效数据。连续地址取数据, 无CLK使能,即使能长期有效 ......
eeleader FPGA/CPLD
各位帮忙看下我的原理图有没有问题?
最近做了块板,一连上仿真器仿真器的灯变红色,用的是STM32F103CB的芯片,不知是什么问题,请大家帮忙查下。 103cbdl.jpg (56 KB) 下载次数:1 2011-3-9 08:48 ......
langniao stm32/stm8
斯利通陶瓷基板PCB当中的钻孔是怎么回事?
PCB钻孔是PCB制版的一个过程,也是非常重要的一步。主要是给板子打孔,走线需要,要打个过孔,结构需要,打个孔做定位什么的;多层板子打孔不是一次打完的,有些孔埋在电路板内,有些就在板子上 ......
slt12345645 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1823  1740  2695  1792  1050  9  58  33  44  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved