电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08-P1FGG144I

产品描述Field Programmable Gate Array, 768 CLBs, 8000 Gates, 280MHz, CMOS, PBGA144, 1 MM PITCH, ROHS COMPLIANT, FBGA-144
产品类别可编程逻辑器件    可编程逻辑   
文件大小488KB,共64页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A54SX08-P1FGG144I概述

Field Programmable Gate Array, 768 CLBs, 8000 Gates, 280MHz, CMOS, PBGA144, 1 MM PITCH, ROHS COMPLIANT, FBGA-144

A54SX08-P1FGG144I规格参数

参数名称属性值
是否Rohs认证符合
包装说明LBGA,
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5V; 12000 SYSTEM GATES ALSO AVAILABLE
最大时钟频率280 MHz
CLB-Max的组合延迟0.8 ns
JESD-30 代码S-PBGA-B144
JESD-609代码e1
长度13 mm
湿度敏感等级3
可配置逻辑块数量768
等效关口数量8000
端子数量144
最高工作温度85 °C
最低工作温度-40 °C
组织768 CLBS, 8000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)260
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.55 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
MSP430G2553基于1602不能显示
大家看一下我这 程序 端口连线有错吗 /********************************************************************* * * LCD1602显示之高四位相连的方法 * * 描述:4线数据宽度,操作Lcd1602 ......
风驰磊 编程基础
求助MSP430G2231的模拟串口接收程序
如题,谢谢!...
wanyong19860402 微控制器 MCU
vivado后仿真出错了
我用verilog实现了一个仲裁算法,在vivado下行为仿真功能正确,添加时钟约束,设置input_delay、output_delay约束后综合,时序也是收敛的,但是后仿结果出现了大量的未知状态,仿真结果不正确。 ......
独行 FPGA/CPLD
汽车可视倒车雷达方案
先上两张图,大家先了解,大家可以一起讨论一下这个行业的发展。 http://forum.edc-cn.com/images/attachments/201001/8106503146_TIME_1264821753363.jpg http://forum.edc-cn.com/images/at ......
jonyli 汽车电子
GPS模块与单片机相连需要进行电平转换吗?
我手里有天宝BD970GPS模块,单片机采用MSP430,单片机和GPS模块相连接的时候需要电平转换吗?怎么判断是否可以直接相连或者是需要电平转换?谢谢!!!!!!!!! ...
xiamujy 嵌入式系统
几种保护LED电路的方法
一、LED电路的基本概念 LED是一种能够将电能转化为可见光的半导体,它改变了白炽灯钨丝发光与节能灯三基色粉发光的原理,而采用电场发光。据分析,LED的特点非常明显,寿命长、光效 ......
qwqwqw2088 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1524  2174  235  2637  252  31  44  5  54  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved