电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA520M000BGR

产品描述LVPECL Output Clock Oscillator, 520MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA520M000BGR概述

LVPECL Output Clock Oscillator, 520MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA520M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率520 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
C8051F论文集
由于内容较多 无法全部传完 陆续更新中.......
embedarm123 单片机
攒分,请无视
只为攒分...
ROLY1024 嵌入式系统
【平头哥RVB2601创意应用开发】关于我开发板欢迎音频变化了这件事
不知道你们有没有遇见过,代码神秘失踪的离奇事件,也碰见过编译好的代码第二天不能用的诡异场景,我今天就碰见了平头哥开发板开机语音变了的“诡异场景”。 有人说,这个是后期 ......
吾妻思萌 玄铁RISC-V活动专区
分享自己设计的BB-Black转接板
自己设计的BB-Black转接板, 功能比较简单,主要是想配个液晶屏! 本人愚笨,只玩到了字符界面! 已经由网友移植TI的开发包成功驱动了! 配套液晶屏——AT070TN83 触摸屏为四线通用电阻 ......
通宵敲代码 DIY/开源硬件专区
求助板子间以太网互连为什么不能通信?
我用两块9b92的板子,一个作为服务器端,一个做客户端,而且两个板子分别与电脑进行以太网通信过没有问题,但是直接把两个板子互连后就不能建立连接,我交叉网线和直连网线都试过了,到底哪里出 ......
silverknights 微控制器 MCU
EP3C25开发板初体验NO.1
因为到外地安家,乱七八糟事情一大堆,所以来晚了. 44995 板子入的的第一感觉:很有质感: 一看居然有三条电源线,分别是国标双口,美标和欧标(日标)的吧 可惜三张光盘有两张是重复的,居然都是LIN ......
FLT9006 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1205  1806  343  1405  505  20  59  9  56  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved