电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA886M000BG

产品描述LVPECL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA886M000BG概述

LVPECL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA886M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率886 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
全球半导体6月销售额196亿美元 同期增长9%
8月4日外电消息,据半导体行业协会称,6月份全球半导体芯片销售收入为196亿美元,比2005年6月份的销售收入增长了9%。 据theinquirer.net网站报道,半导体行业协会称,2006年上半年全球半导体 ......
fighting 模拟电子
zigbee协议栈(二)
三、Jennic ZigBee Stack SoftwareThis chapter introduces the ZigBee stack software that is provided as part of the Jennic Software Developer’s Kit (SDK).1. Software Package Content ......
wateras1 无线连接
DSP320F2812可以下载程序,但是CCS里点运行DSP不执行程序
今天焊完板子,电源都没问题,也能够通过CSS下载程序,但是点“运行”之后,DSP不能执行程序。我用的直流源供电,如果DSP能够跑程序的话,应该会有0.2A左右的电流,但是电源上显示的还是只有0.0 ......
QQ512 DSP 与 ARM 处理器
有源窄带晶体滤波器.
有源窄带晶体滤波器.wps...
fighting 模拟电子
BB Black 入门基础之FTP服务器配置
那啥,感谢大家的支持,趁今天有空,再发两篇,然后就要忙自己的事情了。希望有网友能帮忙接下去,分享更多的经验。 准备工作: 安装在μSD上的debian系统 安装FTP工具 FileZilla 开始进 ......
lonerzf DSP 与 ARM 处理器
大端和小端
大端:该字的最高地址指向的字节单元位于字单元的最低位 |字单元高位 字单元低位| address address+1 address+2 address+3小端:改字的最低地址指向的字节 ......
vanxchou ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1285  2399  983  2619  454  34  13  45  12  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved