电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA1305M00DG

产品描述LVDS Output Clock Oscillator, 1305MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA1305M00DG概述

LVDS Output Clock Oscillator, 1305MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA1305M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1305 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
流类驱动 自定义图像数据格式
我使用的视频设备能采集颜色深度是10位的数据(RGB每一个通道都是10位), dshow的媒体类型RGB24或者RGB32每种颜色都只有8位深度, 简单的想法如下: 我想知道流类驱动能不能自定义媒体类型( ......
helly0917 嵌入式系统
人生的态度
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 人生的态度有这样两个人,一个是穷人,一个是富人。虽然在物质上有很大的差异,但你能说他们的生活质量也有很大的差别吗? 穷人是蹬 ......
qyh998 消费电子
历史上还有这么一号人物--王安
王安(1920年2月7日-1990年3月24日),生于上海,江苏昆山人,是著名的美籍华人科学家、发明家和企业家。1940年毕业于交通大学电机工程专业,1945年赴美留学,1948年在哈佛大学获应用物理学博 ......
白丁 聊聊、笑笑、闹闹
proteus仿真突然变得很卡了
同样的仿真电路和程序,以前没什么问题,现在不管打开哪个仿真,都要等很久才能正常运行,点结束又要反应很久,只有这个软件异常,应该不会是电脑出什么问题吧。 ...
liaohailong_9 单片机
EEWORLD大学堂----直播回放:Microchip 适用于任何云服务的 Trust&GO
直播回放:Microchip 适用于任何云服务的 Trust&GO:https://training.eeworld.com.cn/course/5572...
hi5 聊聊、笑笑、闹闹
PCB Layout /PCB设计兼职代工
本人有10多年电子方案公司和大型工厂工作经验,对设计和生产能有效协调处理问题,精通高速电路/高频电路/电源/射频电路等电路layout和设计经验.可根据客户提供的原理图及要求进行PCB设计,也可 ......
sunwub10 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2492  20  2508  2628  979  47  44  19  38  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved