电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC481M000DG

产品描述CMOS/TTL Output Clock Oscillator, 481MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC481M000DG概述

CMOS/TTL Output Clock Oscillator, 481MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC481M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率481 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MPLAB X IDE编译求助
请问,我编了个小程序,编译的时候出现如图的错误,是怎么引起的呀?请帮帮忙看下,谢谢! ...
无鱼亦渔 Microchip MCU
卡车也要有能“耐”我来晒晒中国勒芒轻卡耐力赛PP
早晨起来,一看上海天马上赛车场已经装扮一新,赛道内有专门的维修通道,与正式的F1比赛管理别无二致,已悄然感受到大战的气息。在赛事现场,热辣的美女、轰鸣的马达、绚丽的奥铃CTX赛车、激情 ......
波迷小弦 汽车电子
AT89LS52有哪一个可以完美取代啊,
使用电池供电,所以选用了89LS52,现在供应商说没货,而且比89S52贵一倍了。有没有国内生产的型号可以完美代替AT89LS52,谢谢大家帮忙提供一下信息。 ...
LIQINGYONG Microchip MCU
ATMEL的Cortex-M0可以用ST-Link下载么?
最近想了解一下ATMEL的ARM Cortex-M0单片机,手册上说调试接口是SWD. SWCLK, SWDIO两线接口和我用过的ST的ARM Cortex的SWD是一样的。 然而ATMEL的ICE调试器卖得很贵,反之ST的ST-Link有很多克 ......
cruelfox Microchip MCU
《电信法》与电信网互联互通
《电信法》与电信网互联互通 2006-7-17 电信业打破垄断、引入竞争以来,互联互通问题备受关注,众多国家将其视为规范规制、建设一个公平竞争电信市场的切入点。能否与主导电信运营商之间进行 ......
hkn 无线连接
定时中断 ad采样问题
写了一个定时中断函数,将AD采样写在定时中断中,结果不能得到正确的AD值,定时时间为0.1ms, 采用dsp2806,系统时钟为50MHz,外部引脚ADCIN已经连接到1.6V直流电压,为什么我的AD值却总是零呢? ......
lantoumi DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1443  1841  489  1618  1527  19  13  38  56  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved