电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB483M000DG

产品描述LVDS Output Clock Oscillator, 483MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB483M000DG概述

LVDS Output Clock Oscillator, 483MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB483M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率483 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
免费样片申请:Littelfuse的881系列保险丝 等你来拿
您的电路保护器件有足够的空间吗? Littelfuse的881系列保险丝迎接这一挑战 不要错过,Littelfuse此次专门为各位网友免费提供了881060 - 881系列的保险丝{:1_113:} 点击进入>>申请页面 申 ......
EEWORLD社区 工业自动化与控制
错误:tExcTask :mempartfree,invalid block ,它的出现竟然与双网卡ifAddrSet(),有关??
大家好。 我最近用82559er双网卡,有人说一开始要 ipAttach(),ifMaskSet(),ifAddrset(),分别为两个网卡进行配置, 也有人说,不能同时配置两个。 要命的是,我在数个月之前 ,用前一种方 ......
yuni97 嵌入式系统
【藏书阁】模拟电子线路导论
38043 目录: 第一章 半导体 第二章 半导体二极管 第三章 结型晶体管 第四章 场效应晶体管 第五章 晶体管和集成电路工艺简介 第六章 晶体管放大器的基本电路及其基本分析方法 第七 ......
wzt 模拟电子
求助一块降压芯片!!!
求推荐一块最低能降到0.45V的DC-DC芯片,输入电压10V以内 ...
朝朝暮暮朝朝 模拟电子
数字信号处理及其MATLAB实现.rar
:P...
DSP16 DSP 与 ARM 处理器
恒流源电路调试
接手一个电路调试任务,想咨询一下电路功能还有如何调试此电路,求指点一二,不胜感激.LM334一个4MA的恒流源,然后MAX293一个8阶椭圆滤波,看了DATASHEET看的挺迷糊的,过来咨询一下. 我应该用 ......
xyer 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 874  1437  1940  1209  2750  2  5  10  33  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved