电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB474M000DG

产品描述LVDS Output Clock Oscillator, 474MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB474M000DG概述

LVDS Output Clock Oscillator, 474MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB474M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率474 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
stm32的中断服务程序
哪位大虾有stm32的中断服务程序的例程啊,我在写程序的时候使用了STM32_Init.c文件来初始化配置,写个简单的接受中断程序就好了,谢谢了最好有类似的例程,小弟感激涕零!最主要的是用STM3 ......
djzi_520 stm32/stm8
单片机SST89E564RD
近来 买了一只SST89E564RD 来想去控制彩屏的....可是发现不能正常运作.. 后来得知这单片机是用作仿真器用 有什么方法在C语言上修改设定后可当作普通8051单片机一般程序使用?我不想把他当作仿真 ......
hungsing 51单片机
FPGA,DSP,ASIC的未来何去何从?
FPGA,DSP,ASIC的未来何去何从? 请大家发表一下各自的意见! 这样可与关注可编程逻辑的大伙交流、分享一下思路和想法!...
bwandmff FPGA/CPLD
Flash驱动数据对齐问题.
最近在做flash的驱动,有个问题不是很理解,请教下大家! 我现在的nor flash使用的是16位的数据线与CPU连接的,这样是不是说我每次操作flash里面的数据的时候,写入和读取的数据都应该是16位或者1 ......
beifenggood 嵌入式系统
新驱动力MM32F103测试(三)UART+ADC
本帖最后由 lising 于 2018-10-31 18:18 编辑 本次实验利用MM32F103C8T6的ADC外设采集芯片内部温度,并通过串口发送至PC端利用串口调试助手进行显示。 一、实验资源 1、MM32F103开发 ......
lising 电机控制
谁能告诉我 #pragma 的一个例子的意义
#pragma DATA_SECTION (JpegPack, "jpgbuf")...
hupl 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1158  1979  94  1550  2586  10  8  21  30  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved