电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC001528DG

产品描述LVPECL Output Clock Oscillator,
产品类别无源元件    振荡器   
文件大小547KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570AAC001528DG在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC001528DG - - 点击查看 点击购买

570AAC001528DG概述

LVPECL Output Clock Oscillator,

570AAC001528DG规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
振荡器类型LVPECL
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
请教前辈老师,汽车方向盘控制 解码器的原理
汽车方向盘控制 解码器的原理 电阻分压式的 ...
d3d4 汽车电子
算术运算指令
Arithmetic Operations ABS r3 = abs r1 ; a1 = abs a1, a0=abs a0 ; Add/Subtract r5 = r2 + r1(s) ; r0.l = r2.h + r4.l(ns) ; r1.l = r6-r7(rnd20) ; r1.l = r6-r7(rnd12) ; r0 + ......
free DSP 与 ARM 处理器
linux hid设备通信,如何实现阻塞接收?
用libusb库搞了一个通信程序,usb_interrupt_read进行接收,但是这个函数是非阻塞的,写死循环太占CPU。 我试了select,监视/dev/bus/usb下设备打开句柄,也试了监视设备的输入端点管道句柄, ......
kittyzhang010 Linux开发
优龙bootloader的一些奇怪得问题
mov r5, #NFCONF ;DsNandFlash ldr r0, bic r0, r0, #1 str r0, ldr pc, =copy_proc_beg这个地方pc没有跳到下面拷贝代码段部分(我通过点灯测试了这句是执行了得下面没执行(上电测 ......
zgyzsq 嵌入式系统
大家项目中一般用那家的蓝牙?
如题,项目中,一般那家的蓝牙芯片用的比较多,想学学蓝牙。 ...
freeelectron 无线连接
用altera的carry_sum原语设计一个加法器
我想用altera的carry_sum原语设计加法器,并用到LE上的快速进位链。但是按照altera的原语手册写代码,却还是综合不出用进位链实现的加法器。请问有人用carry_sum原语设计过加法器么?下图是综合 ......
全部都是泡馍 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1077  2121  1740  2313  760  47  30  6  28  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved