电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC001528DGR

产品描述LVPECL Output Clock Oscillator,
产品类别无源元件    振荡器   
文件大小547KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570AAC001528DGR在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC001528DGR - - 点击查看 点击购买

570AAC001528DGR概述

LVPECL Output Clock Oscillator,

570AAC001528DGR规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
振荡器类型LVPECL
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
求助,TINA TI仿真软件上可以找到的芯片做APFC开关电源啊
Boost APFC变换器的设计 设计要求:输入电压:85~265VAC;输出电压:400VDC;最大输出功率:80W;功率因数输:大于0.95。选择主电路所有元件,并给出元件清单;选择合适的控制芯片、驱动芯片 ......
hwjy 电源技术
pxa303 boot启动 全局变量被意外修改 惊险刺激 请大虾解答。
在boot启动的过程中发现全局变量莫名其妙地被修改了。 因为这个时候系统还没有跑起来,所以我分析故障有三个原因。 指针越界访问: 因为修改前后根本没有修改变量的任何代码,所以这 ......
wb1985432 嵌入式系统
适用单片机的2D图形库原来需求这么大
年前这把月,我基本都在做图形库。 严格来说我是在用网上搜索到几个图形变换算法,整合成了一套自己要用的图形变换算法。 目前实现了基本的 旋转,平移,抖动(也许是非正式意义上的抖动, ......
辛昕 嵌入式系统
真有效值(RMS)信号隔离放大器
真有效值(RMS)信号隔离放大器用于失真正弦波信号,以及方波、矩形波、三角波、锯齿波、梯形波、阶梯波等非正弦波信号的测量。   普通直流电压表只能测量直流电压信号,而测量交流信号必须增 ......
czj110 DSP 与 ARM 处理器
CCS3.3下XDS510U怎么无法连接DM642的板啊?
Error connecting to the target: Error 0x80002240/-121 Fatal Error during: Initialization, OCS, Control, This error was generated by TI's USCIF driver. SC_ERR_CMD_HANDLE A ......
liuyong116 DSP 与 ARM 处理器
TI电源设计小贴士视频合辑(中文字幕)
video platformvideo managementvideo solutionsvideo player...
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 310  958  2313  923  2632  49  16  3  4  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved