电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT100484S10DF

产品描述Standard SRAM, 4KX4, 10ns, CDIP28
产品类别存储    存储   
文件大小96KB,共7页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT100484S10DF概述

Standard SRAM, 4KX4, 10ns, CDIP28

IDT100484S10DF规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
Reach Compliance Codenot_compliant
最长访问时间10 ns
I/O 类型SEPARATE
JESD-30 代码R-XDIP-T28
JESD-609代码e0
内存密度16384 bit
内存集成电路类型STANDARD SRAM
内存宽度4
负电源额定电压-4.5 V
端子数量28
字数4096 words
字数代码4000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度
组织4KX4
输出特性OPEN-EMITTER
封装主体材料CERAMIC
封装代码DIP
封装等效代码DIP28,.4
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源-4.5 V
认证状态Not Qualified
表面贴装NO
温度等级OTHER
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
®
HIGH-SPEED BiCMOS
ECL STATIC RAM
16K (4K x 4-BIT) SRAM
Integrated Device Technology, Inc.
PRELIMINARY
IDT10484, IDT10A484
IDT100484, IDT100A484
IDT101484, IDT101A484
FEATURES:
• 4096-words x 4-bit organization
• Address access time: 4/4.5/5/7/8/10/15 ns
• Low power dissipation: 900mW (typ.)
• Guaranteed Output Hold time
• Fully compatible with ECL logic levels
• Separate data input and output
• Corner and Center power pin pinouts
• Standard through-hole and surface mount packages
• Guaranteed-performance die available for MCMs/hybrids
• MIL-STD-883, Class B product available
DESCRIPTION:
The IDT10484(10A484), IDT100484(100A484) and
IDT101484(101A484) are 16,384-bit high-speed BiCEMOS™
ECL static random access memories organized as 4Kx4, with
separate data inputs and outputs. All I/Os are fully compatible
with ECL levels.
These devices are part of a family of asynchronous four-
bit-wide ECL SRAMs. This device is available in both the
traditional corner-power pinout, and "revolutionary" center-
power pin configurations. Because they are manufactured in
BiCEMOS™ technology, power dissipation is greatly reduced
over equivalent bipolar devices. Low power operation pro-
vides higher system reliability and makes possible the use of
the plastic SOJ package for high-density surface mount
assembly.
The fast access time and guaranteed Output Hold time
allow greater margin for system timing variation. DataIN setup
time specified with respect to the trailing edge of Write Pulse
eases write timing allowing balanced Read and Write cycle
times.
FUNCTIONAL BLOCK DIAGRAM
A
0
16,384-BIT
MEMORY ARRAY
DECODER
V
CC
V
EE
A
11
D
0
D
1
D
2
D
3
WE1
WE2
CS
SENSE AMPS
AND READ/WRITE
CONTROL
Q
0
Q
1
Q
2
Q
3
2811 drw 01
BiCEMOS is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
©1991
Integrated Device Technology, Inc.
JANUARY 1992
DSC-8018/4
1
跟下风上传一个《史蒂夫·乔布斯传》
乔帮主的传记正火,我跟下风,上传一个电子版,中文的哦! 有兴趣的朋友可以看看! 上传上限是15M,所以分了好多包(17个)! 大家耐心下哈! 本帖最后由 wstt 于 2011-11-21 14:01 编辑 ]...
wstt 聊聊、笑笑、闹闹
新闻早班车:最小级别的肖特基二极管
Torex推出了世界上最小级别的 0603 尺寸超小型肖特基二极管。 XBS013V1DR-G和XBS013R1DR-G是超小型封装USP-2B01 (0.6 x 0.3 x h0.3mm)的肖特基二极管。超小型封装有利于缩小实装面积、节省空 ......
tagetage 模拟电子
jlink v8 JLink-Clone 终极解决方案
问题描述 在使用高版本版KEIL时,提示要升级固件,升级后就出现JLINK is Clone的提示!“the emulator is JLink-Clone, the segger software only support orginal segger device” ......
247153481 嵌入式系统
大家帮忙推荐个3.3v升压到5V的芯片吧
小白一枚,对这方面实在不了解,请大家帮忙推荐个3.3V升压到5V的芯片,最好效率高点 ...
乐乐老了 PCB设计
无线电发射设备型号核准检测的检验依据(含参考标准)
无线电发射设备型号核准检测的检验依据(含参考标准)...
xtss 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2310  2193  1429  1649  695  59  46  5  25  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved