电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB845M000DG

产品描述CMOS/TTL Output Clock Oscillator, 845MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB845M000DG概述

CMOS/TTL Output Clock Oscillator, 845MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB845M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率845 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
几种常用流量计的基础知识和比较
几种常用流量计的基础知识和比较;差压流量计(DP)是最普通的流量技术,包括孔板、文丘里管和音速喷嘴。DP流量计可用于测量大多数液体、气体和蒸汽的流速。DP流量计没有移动部分,应用广泛,易于 ......
caepoiu 工业自动化与控制
Linux核心手册.chm
Linux核心手册.chm45465...
yuandayuan6999 单片机
MSP430时钟倍频设置 亲测 MSP430F5529有效
void initClock() { UCSCTL6 &= ~XT1OFF; //启动XT1 P5SEL |= BIT2 + BIT3; //XT2引脚功能选择 UCSCTL6 &= ~XT2OFF; //打开XT2 //PMMCTL0 |=PMMPW+ PMMCOREV_3; PMMCTL0_H = 0xA5; // ......
fish001 微控制器 MCU
SPARTAN6试用-SDK
:)最近一直业务繁忙啊,所以这次拿到开发板真是有点难过,基本上没时间用用。:L 趁着休息做个试验报告吧。 SDK是ISE嵌入式套装里面的一个工具软件,早期版本基本忽略其存在,但是ISE11之后加上 ......
denis22380978 FPGA/CPLD
怎么关闭汇编语言和C语言的混合调试
我用CCS FOR C6000时,打开了一个C源程序的汇编语言和C语言共同调试的界面(显示VIEW_ONLY),可是怎么关闭这个界面,使得可以重新编辑C源文件呢?先谢谢了!...
bestskw 模拟与混合信号
智能家居LED控制
各位大神,我想问一下,LED的操作是串口的读和写,比如这个例子,这是发送一个点亮彩色LED的指令,类似于这种十六进制的命令还有上百条,我该怎么处理这个命令呢? struct termios Opt;// ......
喧嚣尘世~ 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2130  2175  2006  2232  1210  22  59  3  28  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved