电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB244M000DG

产品描述LVPECL Output Clock Oscillator, 244MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB244M000DG概述

LVPECL Output Clock Oscillator, 244MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB244M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率244 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
wince5.0定制的奇怪问题
之前的PB编译生成系统正常。昨天不知道为啥。重新编译一个之前的工程就报错。 build.err的内容如下: E:\WINCE500\build.log(1) : error SYSGEN0000: error(s) in sysgen phase build.log的 ......
dwday 嵌入式系统
过年礼物!反激式开关电源变压器的设计(宝典)
本帖最后由 qwqwqw2088 于 2014-1-28 12:04 编辑 反激式开关电源变压器的设计反激式变压器是反激开关电源的核心,它决定了反激变换器一系列的重要 参数,如占空比 D,最大峰值电流,设计反激式变 ......
qwqwqw2088 模拟与混合信号
请教一个关于18B20温度值的问题
我写了一个的18B20的程序,能取到数值,但数值很大,请问一下各位这是为什么呢?求赐教。谢谢!...
yzqbn 微控制器 MCU
#16004-D错误问题!
如果新建工程,编译后出现如图所示错误的话, 123677 试着修改这个地方看看!浮点数支持这里是不是有选择了! 123678...
蓝雨夜 微控制器 MCU
读取的中文字符串显示为乱码
用的是WIN 6.0;系统是中英文可以切换的,读取的二维条码中的中文在切换到中文下显示为乱码,在单独的中文系统中显示是正常的。我看注册表中的信息用的都是simsun.ac3的这个字库。...
fdsafsdfsadf 嵌入式系统
关于几道数字逻辑的题目
1,用两片双四选一数据选择器和与非门实现循环码至8421BCD码转换。 2,用一片74LS148和与非门实现8421BCD码优先编码器画出电路连接图。 3,用一片4:16线译码器将8421BCD转换为余三码写出表 ......
2042 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1404  1837  2075  2639  2868  51  33  10  32  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved