电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB301M000BG

产品描述LVPECL Output Clock Oscillator, 301MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB301M000BG概述

LVPECL Output Clock Oscillator, 301MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB301M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率301 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
高手进来:ATI驱动彻底卸载方法?
ATI驱动似乎在Server 2003下很脆弱!一进行驱动升级,或者装个SP2补丁,显卡(HD3650)马上就出现感叹号,显示该设备无法启用(错误号10)。 查阅弱智的google(google以前很聪明的,现在这类电脑问 ......
safeandc 嵌入式系统
TMS320F28035上电复位问题
现在出现了一个奇怪的问题,tms320f28027的复位脚通过电阻上拉接到3.3V,但是发现连接不上仿真器。用示波器观察发现复位引脚一直在复位,74hz,低电平持续大约60us。求解啊,外围电源已经测过没 ......
xl0512 模拟与混合信号
如何修改am335x的mmc0接口的时钟频率
系统从NAND启动后,向TF卡(mmc0 接口-4线)拷贝大文件(100M),偶尔会崩溃,不知什么原因? 向降低MMC接口的时钟频率,不知如何实现? ...
HuangG DSP 与 ARM 处理器
菜鸟再次问GPIO编程问题
菜鸟终于有时间看代码了,又来问题了,请高手指点,感谢!问题1: 按照LPC11XX.H的定义,例程里"LPC_GPIO0 -> DATA"的定义是否不符合C语言规范?LPC_GPIO0和DATA域之间貌似还隔着一个结构问题 ......
evenaye NXP MCU
硬件工程师
鄙人是一名大三学生,对硬件很感兴趣,想成为一门硬件工程师,但不知道如何自学,即要学些什么,先学什么,后学什么。相信跟鄙人有相同意向的童鞋们,也有这样的困扰吧。希望这方面的大侠们给点 ......
ruther1234 TI技术论坛
中秋节,工程师不加班!
中秋佳节,工程师不加班! (好吧,发晚了,说一声迟到的祝福,工程师小伙伴们中秋快乐) ...
aigtekatdz 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1739  137  1094  1225  382  39  58  6  50  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved