电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

W164GT

产品描述Processor Specific Clock Generator, 100MHz, CMOS, PDSO28, 0.300 INCH, SOIC-28
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小138KB,共12页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

W164GT概述

Processor Specific Clock Generator, 100MHz, CMOS, PDSO28, 0.300 INCH, SOIC-28

W164GT规格参数

参数名称属性值
零件包装代码SOIC
包装说明SOP,
针数28
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性ALSO REQUIRES 2.5V SUPPLY
JESD-30 代码R-PDSO-G28
长度17.93 mm
端子数量28
最高工作温度70 °C
最低工作温度
最大输出时钟频率100 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
主时钟/晶体标称频率14.318 MHz
认证状态Not Qualified
座面最大高度2.64 mm
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度7.52 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, PROCESSOR SPECIFIC
Base Number Matches1

文档预览

下载PDF文档
W164
Spread Spectrum Desktop/Notebook System
Frequency Generator
Features
• Maximized EMI suppression using Cypress’s Spread
Spectrum technology
• Reduces measured EMI by as much as 10 dB
• I
2
C programmable to 153 MHz (16 selectable
frequencies)
• Two skew-controlled copies of CPU output
• SEL100/66# selects CPU frequency (100 or 66.8 MHz)
• Seven copies of PCI output (synchronous w/CPU
output)
• One copy of 14.31818-MHz IOAPIC output
• One copy of 48-MHz USB output
• Selectable 24-/48-MHz output is determined by resistor
straps on power-up
• One high-drive output buffer that produces a copy of
the 14.318-MHz reference
• Isolated core VDD pin for noise reduction
Key Specifications
Supply Voltages:....................................... V
DDQ3
= 3.3V±5%
V
DDQ2
= 2.5V±5%
CPU Cycle to Cycle Jitter: ...........................................200 ps
CPU, PCI Output Edge Rate:.........................................
≥1
V/ns
CPU0:1 Output Skew: ................................................175 ps
PCI_F, PCI1:6 Output Skew: .......................................500 ps
CPU to PCI Skew: .............................. 1 to 4 ns (CPU Leads)
REF2X/SEL48#, SCLOCK, SDATA................ 250-kΩ pull-up
Note:
Internal pull-up resistors should not be relied upon for
setting I/O pins HIGH.
Table 1. Pin Selectable Frequency
SEL100/66#
1
0
CPU(0:1)
100 MHz
66.8 MHz
PCI
33.3 MHz
33.4 MHz
Block Diagram
VDDQ3
REF2X/SEL48#
GND
X1
X2
XTAL
OSC
PLL Ref Freq
VDDQ3
IOAPIC
Pin Configuration
X1
X2
GND
PCI_F
PCI1
PCI2
PCI3
PCI4
VDDQ3
PCI5
PCI6
VDDQ3
48MHz
24/48MHz
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
GND
REF2X/SEL48#
VDDQ3
VDDQ2
IOAPIC
VDDQ2
CPU0
CPU1
VDDQ3
GND
SDATA
SCLOCK
SEL100/66#
GND
VDDQ2
CPU0
CPU1
GND
100/66#_SEL
PLL 1
÷2/÷3/÷4
VDDQ3
PCI_F
PCI1
PCI2
PCI3
PCI4
SDATA
SCLOCK
I
2
C
LOGIC
PCI5
PCI6
GND
VDDQ3
PLL2
48MHz
24/48MHz
GND
Cypress Semiconductor Corporation
Document #: 38-07169 Rev. *A
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised December 15, 2002
俄罗斯卫星通信技术的发展
摘要:作者根据不久前赴俄罗斯考察所获的第一手资抖简述了俄罗斯卫星通信技术的发展过程,看重介绍了现在运行的“荧光屏”和“地平线”卫星系统以及正在研制的“快车”卫星。最后,还时俄岁斯卫 ......
JasonYoo 无线连接
谁能告诉我ads设置里的 R0base是什么???谢谢!!!
来自EEWORLD合作群:arm linux fpga 嵌入0(49900581) 群主:wangkj ...
Spring 嵌入式系统
初学者请教仿真调试问题
使用USB仿真器跟踪16X学习板汇编程序,单步、中断运行都正常,但执行CALL语句就出错跑飞。是什么问题?请赐教,谢谢!...
hellomcu 微控制器 MCU
MSP430FR2311 中 UART 通讯的累积误差分析计算和时钟频率优选
简介在UART通讯设计中,工程师会根据系统需要先选定合适的波特率(Baud Rate),然后选择合适的时钟源频率,以使UART传输数据时的累积误差最小,数据的误码率最低。本文以MSP430FR2311为例,对U ......
alan000345 微控制器 MCU
如何把SENSOR tag和电脑连接起来?
本来想把手机和sensor tag连接起来的,但不支持蓝牙4.0啊。。。转战电脑,一直也没找到合适的方法,看到论坛中有说可以,但也没找到详细的教程,是不是要买个啥东西啊? ...
youki12345 无线连接
ARM9S3C2440+AUO5.7寸液晶屏的连接
小弟现在正在做一个系统,硬件采用ARM9的S3C2440,AUO5.7寸320*240的液晶屏,硬件上的连接采用的是端口直接连接(中间用22欧的电阻)VCLK、R0-R5、B0-B5、G0-G5,系统用的WINCE,进入系统之后 ......
bg7jw ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 742  2783  1837  743  2555  21  5  20  45  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved