电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC188M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC188M000DGR概述

CMOS/TTL Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC188M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率188 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
程序下载问题
请问在工程中用JTAG的DEBUG模式下载完的程序是否是算加密的,和release下载,isp下载有什么不同。 请问各位在产品中下载代码是用什么方式的。...
yuanyou 微控制器 MCU
【原创】便携式生理参数监测仪设计
本帖最后由 paulhyde 于 2014-9-15 09:25 编辑 分享下我的本科毕业设计吧,内容还是比较简单的,供大家参考~~~~ 本设计可实时检测人体的体温、脉搏,可测量人体运动的步数,计算行进距离以及 ......
open82977352 电子竞赛
实现低漏电流同时保证EMI性能的电源设计
在AC-DC开关电源中,漏电流最主要的来源是Y类电容。通过使用变压器屏蔽绕组或在输入级加入一个扼流圈,可以显著地降低Y电容的数值或在某些场合去除它,从而降低漏电流并且仍满足有一定裕量的传 ......
songbo 电源技术
让WEBENCH告诉你:设计电源时,我下一步该怎么办?
这是设计工程师在数个场合问到的问题。其中一个场合就是在设计电源时。很多时候,电源设计都有些事后诸葛亮的味道。你也许已经首先设计了电路板的其它部分,认为电源开发不需要花费很多的时间。 ......
maylove 模拟与混合信号
关于51单片机的定时问题
我用的51单片机的两个定时器分别控制红绿灯和数码管,定时都是一秒,为什么两者之间有干扰,而且其中一个定时器的时候显示的时间明显增加了好几秒,跪求答案啊...
尘封的熊猫 51单片机
点对多点。GPRS模块与透明无线数传电台在使用上的区别
两者在传输距离范围内比较,GPRS的传输不受距离影响,只在乎当地是否有信号。无线透传模块则在资费上比较便宜,中短距离使用比较稳定。使用透明无线数传电台组成点对多点的通信系统的示 ......
dwzt 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 235  2781  2408  2457  2365  46  45  31  42  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved