电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC771M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 771MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC771M000DGR概述

CMOS/TTL Output Clock Oscillator, 771MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC771M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率771 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vhdl怎么在一个时钟周期内产生多个脉冲
用vhdl写一个脉冲信号,来驱动步进电机,但是怎么也写不出怎么在一个周期内产生多个脉冲。 ---------------------------------------------------------------------------------- -- Company ......
刘123 FPGA/CPLD
手机和平板电脑怎么选
针对手机和平板电脑,在网上看了很多百度贴,测评贴,各大品牌里感觉从CPU,尺寸,屏幕,电池,软件,配置,耐磨损,性价比等上分析了下,感觉没一个品牌的型号令人满意啊。大家有什么说法吗? ......
led2015 聊聊、笑笑、闹闹
【板块老帖子】这种问题,如果我看到了一般就呵呵
继续扫老帖子,昨天那个帖子,似乎有点用力过猛了,好久没打那么多字了。 今天扫了不少帖子,不过居然没找到太多想说的,不知道是麻木了还是怎么回事。 今天说个没什么技术含量的。 编了个 ......
辛昕 编程基础
单片机IO口直接驱动段式液晶显示屏
单片机IO口直接驱动段式液晶显示屏,就是那种只显示数字跟符号的那种,单片机不带驱动LCD的,请问:1.点亮条件是什么?2.关闭条件是什么?3.点亮原理是什么?麻烦各位大虾用比较容易理解的语言 ......
低调55 DIY/开源硬件专区
想请教下wince系统如何获得系统资源
得到系统的CUP和内存的使用情况等,具体用什么API,谢谢。...
saimingking 嵌入式系统
利用dsp28335采集一个100k的正弦信号,低频率可以完美测试,高了就不行了
我已经把adc的始终频率调到最高了,而且没有分频,单通道采集,但是采集出来的老是有问题。有没有哪位大神给一个高速AD的采集例子。...
风华 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 73  1951  2587  1002  2180  9  46  58  30  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved