电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGA40.960/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACGA40.960/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGA40.960/25.000规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
见图所示,网表调到PCB中,这四个网络形成了GND_SIGNAL_20640,和GND_SIGNAL不连接
如图所示,6个网络连接到GND_SIGNAL上,但是网表调用到PCB上这页的GND_SIGNAL是连接在一起,但是和其它页的GND_SIGNAL没有相连。若是加一个分页符,就可以了。或者6个网络每个加个0欧姆电阻也行 ......
Syber PCB设计
三极管共阳极数码管
实验板上4个数码管分别接4个三级管,三极管基极高电平时位选通,低电平时关闭,三极管分别接P2.0---P2.3,能否实现数码管同时4个不同的数字?...
zhenglei 51单片机
MSP430中文教材,实例为主,一点即通
:loveliness: MSP430中文教材,实例为主,一点即通 本帖最后由 aishuang 于 2011-7-16 12:09 编辑 ]...
aishuang 微控制器 MCU
mpy 实现部分 PEP-498(f-string)支持
在最新的一次更新(py: Implement partial PEP-498 (f-string) support.),实现了大部分PEP-498规范f-strings。 在词法分析器中实现为`str.format` 的语法转换: f"{a}" --> "{} ......
dcexpert MicroPython开源版块
电子镇流器元件选择与性能,功率可做3W~~~~125W(网博郑氏定律)
电子镇流器元件选择与性能 电子镇流器的设计是照明行业设计的一大难点。很多厂家生产的产品都照样画“葫芦”,给用户造成“节能不节钱”的现象,实际连一些工厂的工程师自己都不懂怎么配合,元 ......
zbz0529 无线连接
MSP430F2012产品开发
遇到一个问题,不知道为什么高低电平进入低功耗之后锁不住,没有进入低功耗的情况下,有高低电平的翻转,一旦低功耗功能开启之后,高低电平就会出现毛刺,哪位大侠可以指点一下...
hy1022 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2490  229  536  2803  1448  54  21  49  20  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved