电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGB40.960/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACGB40.960/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGB40.960/25.000规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
请教大虾register file 和sram 的区别
register file 和sram 是不是内部结构都一样,就是外围电路不同啊 另外为什么register file一般都只做成two port的啊,也就是说register file 只作一个端口读一个端口写的 忘高人指点!...
eeleader FPGA/CPLD
摇控飞机,电动车,摩托车防盗器,手电筒,等单片机开发
摇控飞机,电动车,摩托车防盗器,手电筒,等单片机开发 此内容由EEWORLD论坛网友REN99原创,如需转载或用于商业用途需征得作者同意并注明出处 我公司是一家集方案开发与IC销售于一体的 ......
REN99 PCB设计
另一面专题:日本人体质早已不是“小日本”
导语:自上世纪90年代起,有关日本青少年身体素质全面超过中国的报道不断见诸报端,引发热议。实际上自战后以来,从饮食营养结构调整到体育运动的推广普及,日本国民的身体素质的确发展迅速。而 ......
xuyiyi 聊聊、笑笑、闹闹
AD生成pcb是出现了一个很奇怪的错误
如图 “”受影响对象“”为空 那哪里出错了呢。。。有大神知道吗?{:1_133:} ...
44444444444444 PCB设计
为什么单片机的I/O口需要驱动
为什么单片机的I/O口需要驱动呢?这个问题需要从I/O口的电气特性上进行解释。   首先,给出单片机典型的I/O口,即Pl口电气结构图,如图所示。P1口通常是作为通用I/O口使用,不需要多路转换 ......
火辣西米秀 微控制器 MCU
抢先曝光4:东芝慕尼黑电子展展牌——存储展区
根据东芝电子展微信直播群大家的投票,今天我们将曝光的东芝电子展的最后一个展区——存储展区的展牌。大家如对此展区的产品、方案等内容有问题,可进群/跟帖提问,我们将整理大家的问题,并反 ......
nmg 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 681  1385  1891  2659  1513  50  55  52  49  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved