电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC102M000DG

产品描述CMOS/TTL Output Clock Oscillator, 102MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC102M000DG概述

CMOS/TTL Output Clock Oscillator, 102MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC102M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率102 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用DSP控制器整合马达控制和功率因数校正
随着数字信号处理器(DSP)价格从几百美元降到3美元,DSP在价格敏感的家电(如洗衣机、冰箱、加热器、通风和空调机)中正越来越多地被采用。带特殊外设的高MIPs DSP,除显著地改进这些产品性能外, ......
zzzzer16 DSP 与 ARM 处理器
1.2万美元的“汽车”好意思叫创新?中国微型电动车甩你一条银河系的距离
据《连线》报道,马克·弗洛恩梅耶(Mark Frohnmayer)喜欢开车,但他从未能把对喜欢开车的热情与对环境的担忧统一起来。他发现,每天用依靠燃烧汽油的2吨重的大家伙搭载1个人跑几英里是荒谬的。8 ......
azhiking 聊聊、笑笑、闹闹
PCB板子
我这个板子做得怎么样 大家指点指点 44698...
phdwong PCB设计
【从0教学嵌入式Linux】第一集
第一课:安装虚拟机241265(一)为什么安装虚拟机因为Linux开发一般都是在Linux环境下进行的,而我们日常使用的多是windows操作系统。我们是想在windows下进行Linux开发,所以需要借助虚拟机软 ......
babyking 嵌入式系统
求助,汇编问题。
我刚开始学问个初级问题,希望诸位帮个忙。 CJNE R0,#100,LOOP 这句CJNE的意思是当R0不足100时跳LOOP。 问题是有没有当 RO 满足100时在跳LOOP的方法呢?...
大写C 单片机
功率放大器应用--压电陶瓷阻抗测试,安泰电子厂家
常见的阻抗器件多为非线性,如金属氧化物和金属铂等电阻器件的阻抗--温度曲线便是典型的非线性曲线。超声波电机的压电陶瓷定子的阻抗特性,其工作电压一般在100V峰峰值以上,且阻抗模值存在 ......
aigtek01 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 494  384  1857  1106  1177  9  21  59  57  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved