电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA765M000DG

产品描述LVPECL Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA765M000DG概述

LVPECL Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA765M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率765 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
博客为什么会被删除?
如题;求答案? 113635 113636 应该木有什么违规信息吧! 有点小不开心啊~...
499362154 聊聊、笑笑、闹闹
用C写的时候,乘法是用硬件乘法器的吗?
F449 下面是一个乘法语句以及它的汇编代码: i=i*result; \ 00000E 0C4E MOV.W R14, R12 \ 000010 0E4A MOV.W R10, R14 \ 000012 B012.. ......
dujin 微控制器 MCU
红外遥控台灯来袭~~~
视频正在上传中~~~~~~...
hanskying666 TI技术论坛
MV-U2000型便携式USB总线图像采集盒
MV-U2000型便携式USB总线图像采集盒 【特点简介】 MV-U2000是便携的外挂式USB彩色/黑白图像采集盒,这种轻便的盒子可通过USB2.0版本的USB总线和主机连接。与便携式或台式计算机配合,形成各种 ......
Microvision 嵌入式系统
Paradigm c++ Pro 6.0 SP5 X86 编译器软件
提供Paradigm c++ Pro 6.0 SP5 X86 编译软件,有意请加我QQ:921685776 邮箱:zgtech@qq.com...
jinian601 嵌入式系统
【Link Node试用】二:从零开始第一个mbed编程
虽然mbed很方便,不过一直没使用过,这次就拿Link Node来试试吧:) 首先打开 登录 developer.mbed.org,如下图所示: 238527 首页是一些介绍啥的,还有常见问题,一大堆。。。。 之前没 ......
数码小叶 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2383  2263  866  1060  44  15  55  13  59  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved