电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC683M000DGR

产品描述LVPECL Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC683M000DGR概述

LVPECL Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC683M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率683 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
对于UART的FIFO有点搞不明白
是这样的,有个16位的外部数据,想通过9B96板子上的以太网口传输到PC里(CPU不处理数据),本人想利用DMA的UART接收通道和以太网的发送通道完成传输。困惑的是,外部数据如何传到UART的FIFO中,然 ......
cdlyz90 微控制器 MCU
这个实现有难度(高手请进)
目前要做一个项目 芯片为430系列的,配LAN接口传送大量数据 同时支持WEB浏览 请问:大量的html 词语、语言如何存储、调用? 这个没弄过,大家给些建议啊...
02024160 微控制器 MCU
电子技术自立学习法
人的一生中使用自立学习法的时间最长,自己看书、自己动手就是自立学习法。1.具备基本条件事半功倍为了高效率运用自立学习法进行电子技术的学习,应该具备下列一些基本条件:①自主学习的信心 ......
iurei PCB设计
急!!串口发送汉字的问题
我现在要用vc编写pc方软件实现通过串口想下位机(用的是51系列)发送汉字以便汉字能在下位机所接的LCD(TG12864)上显示。 现在主要问题是:pc方是先调用软件区出要发送汉字的字模再发送,下位 ......
guweijie_gg 嵌入式系统
tms570ls0432 HET中CAP的使用问题?
实验目的: HET输出占空比50%的信号,然后用HET来采集,问题是进不了“void edgeNotification(hetBASE_t * hetREG,uint32 edge)”中断 124179...
蓝雨夜 微控制器 MCU
06月29日 上新的电路图
新的电路图修改的地方有:增加了两个按键,可以替代编码开关,因为编码开关比较难买点 把原来用三极管进行3.3V和5V电平转换的电路换成了专用电平转换芯片,这样没有被取反的情况存在...
莫恩 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1977  2631  1882  2351  1026  15  1  22  7  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved