电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB1387M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1387MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB1387M00DG概述

CMOS/TTL Output Clock Oscillator, 1387MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB1387M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1387 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
第三届RFID(国际)学术会议论文征集通知
近年来,RFID及其相关技术逐渐成为全球热点话题。从制造商到消费者,任何人都不能忽略中国这个拥有巨大发展潜力的市场。在此发展背景下,第三届RFID(国际)学术会议(The 3rd RFID Academic Co ......
JasonYoo 无线连接
智能用电监控、保护系统创意进度帖——汇总
本帖最后由 ltbytyn 于 2014-5-17 22:11 编辑 瑞萨RL78/G14创意提交: 宿舍(楼宇\家庭)智能用电监控、保护系统 瑞萨DIY周计划安排: 周计划+宿舍(楼宇\家庭)智能用电 ......
ltbytyn 瑞萨MCU/MPU
基于nrf24l01射频模块及AT89S51单片机的温湿度监测系统
本人正在做一个课程设计,要求用nrf24l01做为无线数据收发模块,AT89S51单片机作为控制模块,SHT10作为采集模块,求懂这方面的大神前辈给我提供点资料,原理图、程序之类的,先谢谢了!可以发到 ......
njfugw 51单片机
多点组网通常用什么结构比较好
想问下有没有人做过多点组网的项目,通常用什么类型的组网结构比较好呢? ...
FireLife 无线连接
DSP6000的1.2V内核电压
在调试PCB板过程中,我总是习惯在上电前用万用表测量电源和地是否短路。 那天,问题出现了,我用万用表(黑皮的那种)测DSP的1.2V电源和地,可怕的“滴...滴”声响了。奇怪了,不会吧,我电路 ......
Aguilera DSP 与 ARM 处理器
急问版主和高手,中断优先级问题
采用定时器1、3的周期中断,两个同时用,两个周期寄存器的设置是一样的,定时器1的周期中断和3的周期中断优先级一样,都是2级,怎么写中断向量表?中断优先级一样的两个中断怎么进行设置?要求1 ......
lsbeilei 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2007  1809  2618  1237  2384  47  27  57  10  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved