电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA1265M00DGR

产品描述LVDS Output Clock Oscillator, 1265MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA1265M00DGR概述

LVDS Output Clock Oscillator, 1265MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA1265M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1265 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何在IRP_MJ_PNP处理例程内实现对IRP_MP_IOCTL的处理
是这样子的, IRP_MP_IOCTL处理例程已实现对应用程序发来IOCTL的响应。 现在,不需要应用程序,直接在IRP_MJ_PNP为主功能,IRP_MN_START_DEVICE的处理例程中实现,将URB的各个参数填好,由IoBu ......
candela 嵌入式系统
串口数据如何打包啊?
目前需要用到串口,用串口发送和接受数据。但是数据都需要按包发送啊,一个头,一个尾。中间是数据包的内容,数据包的内容还要包括模块地址,长度字,命令字,数据域,校准字等。请问该如何将这 ......
jobezxy 嵌入式系统
ucos的睡眠态是一种什么状态
一直都对任务的睡眠态没有一个准确的理解.书上对任务的睡眠态的描述是这样的:"任务已经被装入内存了,可是并没有准备好运行.只是以代码的形式存在于内存中,在调用创建函数以前,处于睡眠态."俺理 ......
eeshuke 实时操作系统RTOS
【树莓派Pico测评】上电初试
由于我的电脑是win10系统,因此一插上USB就迅速的显示出了一个可移动存储设备,没有出现别的网友说的驱动问题。 板子上要是有颗电源指示LED就好了。 529718 https://www.raspberrypi.o ......
dql2016 创意市集
可怕!使用苹果手机的要注意了!看看下面的事件
本帖最后由 兰博 于 2018-10-8 08:51 编辑 近日,浙江金华的杨女士向媒体讲述自己的遭遇:“平放在桌上的苹果手机正在充电,竟然自动点开了携程APP,浏览起了酒店客房,还订了一间总统套房, ......
兰博 聊聊、笑笑、闹闹
上传点资料
深入浅出ARM7-LPC213x_214x(上).pd 下册在5楼——daicheng提供...
jxb01033016 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 68  1458  19  1210  275  3  48  55  22  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved