电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC84M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 84MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC84M0000DGR概述

CMOS/TTL Output Clock Oscillator, 84MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC84M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率84 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
主系统时钟设置
新手一枚,请问430LaunchPad中把VLO作为主系统MCLK时钟源时,设计延时时,MCLK的频率是以VLOCLK时钟频率设计,还是按照DCO初始状态啊,求大神指点...
芯风作浪 微控制器 MCU
黑金FPGA开发板(本代理给予你最大的优惠)
【适用人群】 FPGA黑金开发板适用于计算机专业、电子类及相关专业的本科生、研究生等相关人士,如计算机科学、微电子、通信、测控技术与仪器设计、电子工程、机电一体化、自动化等相关 ......
鑫海宝贝 淘e淘
1. RAW-OS学习笔记之——任务状态与任务创建
本帖最后由 fwjieok 于 2014-7-7 00:39 编辑 bg10.png1. Raw-OS学习笔记之——任务状态内核版本基于1.052最新版,资料参照RAW-OS作者txj编写的《高效实时操作系统设计》教程和书本配套的视频 ......
fwjieok 嵌入式系统
【分布式温湿度采集系统】+MFC软件
用VC++编写了一个单文档程序,本人只会一种编程语言C或简单C++,只能用这个比较顺手,以前用的都是对话框编写调试小软件,这次改用单文档方式,和自己想象的不一样,比较陌生,所以会有一定 ......
lansebuluo DigiKey得捷技术专区
想问uboot中start.S文件中,如何知道board.c中的start_armboot
uboot的启动流程基本知道了,但有一个问题不明白,想和大家讨论一下 分析Makefile文件知道,第一个文件是start.S,然后从start.S中的这句 ldr pc, _start_armboot 跳转到lib_arm/board ......
Breadfruit 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1230  986  1736  2533  495  35  8  54  58  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved