电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA900M000BG

产品描述LVPECL Output Clock Oscillator, 900MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA900M000BG概述

LVPECL Output Clock Oscillator, 900MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA900M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率900 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
各位大大 公司有招嵌入式linux的吗?
:Cry:想找个嵌入式linux开发的工作。。。 哪位大大公司招人的我可以把简历发过去,留下邮箱即可 不过学历是硬伤... ...
airqj 工作这点儿事
51单片机文件系统研究
本帖最后由 dhdj866 于 2015-4-30 16:49 编辑 经过这段时间的研究,整理出四中文件系统在单片机上的移植程序包,基本包含SD卡的所有操作,硬件都是基于STC12C5A60S2,由于单片机资源有限没有 ......
dhdj866 51单片机
Vicor的VIA PFM实现从AC到负载点的功率元件设计方法
Vicor的VIA PFM实现从AC到负载点的功率元件设计方法 344178344179 资料下载 Vicor的VIA PFM实现从AC到负载点的功率元件设计方法 ...
qwqwqw2088 模拟与混合信号
黑莓平板电脑palybook 关于账户号和密码的问题求救
本人有一台黑莓平板电脑palybook 32G本本,还是6年前从别人手上买回来使用的,我记得当时回来使用的还比较顺手,时不时的可以在本本里面的黑莓游戏下载网站上下载一些进入免费下载的游戏,但是 ......
cheng560329 创意市集
Altium Designer之模块复用中有个only read实现不了求解
217410217411 上面两张图一张有水印,一张没有,没有的当然是我的啦:Cry:。不知道怎么做才能做到有水印那种效果:puzzle:,且不让人修改{:1_144:}。 能不能帮帮我解决一下。:congratulate: ...
flying510 PCB设计
请问学数字电路和单片机去哪个论坛比较好呢
请问学数字电路和单片机去哪个论坛比较好呢...
1212587 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 185  1645  2428  458  1647  51  59  16  53  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved