电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

433-24.0M-5DN-TNC

产品描述7 x 5 SMD Ceramic Ultra Low Jitter 1pS
文件大小125KB,共2页
制造商Oscilent
官网地址http://www.oscilent.com
下载文档 全文预览

433-24.0M-5DN-TNC概述

7 x 5 SMD Ceramic Ultra Low Jitter 1pS

文档预览

下载PDF文档
Oscilent Corporation | 433 Series Surface Mount Crystal Oscillators
Page 1 of 2
SMD Oscillators
Series Number
Package
Description
Last Modified
433
FEATURES
- Ultra low jitter at 1 ps
- Low power consumption
- Standby function
- Tape and Reel
- Miniature profile
- 3.3V or 5.0V optional
- RoHs / Lead Free compliant
7 x 5 SMD Ceramic
Ultra Low Jitter 1pS
Jan. 01 2007
OPERATING CONDITIONS / ELECTRICAL CHARACTERISTICS
PARAMETERS
Output Logic
Input Voltage (VDD)
Frequency Range (f
O
)
Operating Temperature (T
OPR
)
Storage Temperature (T
STG
)
Frequency Stability
CONDITIONS
-
-
-
-
-
a+b+c+d
(a) Frequency Tolerance
(b) Temperature Stability
(c) Input Voltage Stability
(d) Load Stability
Input Current (I
DD
)
Aging
Rise Time (T
R
) / Fall Time (T
F
)
PIN 1 Tri-State
Output Voltage High "1" VOH
Output Voltage Low "0" VOL
Duty Cycle
Start-Up Time (T
S
)
Jitter
-
@ 25°C
-
-
TTL Load
HCMOS Load
TTL Load
HCMOS Load
-
1~ 35 MHz
35 ~ 125.000 MHz
(Bandwidth 12Khz ~ 20Mhz)
2.7 min.
0.4 max.
0.5 max.
50 ±10 (Std.) / 50 ±5 (Option)
4 max.
10 max.
±1
CHARACTERISTICS
HCMOS / TTL Output
3.3 ±10%
1.544 ~ 133.333
0 ~ +70 (Std.) / -40 ~ 85 (Option)
-55 ~ +125
±25, ±50, ±100 max.
Inclusive of Overall Stability
Inclusive of Overall Stability (Operating Temperature)
Inclusive of Overall Stability (VDD ±10%)
Inclusive of Overall Stability (RL ±5%)
12 ~ 60 max.
±5 max.
8 max. (0.4V to 2.4V w/ TTL, 20% ~ 80% / HCMOS)
Option
2.4 min.
VDD-0.5 min.
25 ~ 100 max.
5.0 ±10%
UNITS
-
VDC
MHz
°C
°C
PPM
-
-
-
-
mA
PPM/Y
nS
-
VDC
VDC
%
mS
ps RMS
PIN CONNECTIONS
【TI荐课】#升压和升降压 DCDC 变换器助力无线充电设计#
//training.eeworld.com.cn/TI/show/course/5501...
wei_huanghmh TI技术论坛
利用ADF7023和RFFM6901 915 MHz ISM频段收发模块实现的一种范围扩展参考设计
本帖最后由 雨中 于 2014-11-12 08:41 编辑 利用ADF7023和RFFM6901 915 MHz ISM频段收发模块(带分集开关)实现的一种范围扩展参考设计下载 178147 ...
雨中 ADI 工业技术
业内春哥爆料 君正4725 4755的惊天揭秘!
1、 君正的4725的ECC纠错能力 实际上只有4bit ECC,也就是说现在用的50nm的Flash(8bit ECC纠错需求)他们都是支持不好的,何况12bit ECC纠错需求的Flash(34nm的Micron、Intel Flash)。所以 ......
KG5 消费电子
build 和compile 的区别?
keil uv3 中 build target “target1” compile *.1c compile *.2c compile *.3c compile *.4c link… programsize… error warning… build 和compile 的区别?...
fengyun11747 单片机
verilog编写问题
verilog程序修改后为什么新添加的管脚没有输出,是因为配置文件的问题吗?...
Maxwell_CZH FPGA/CPLD
FPGA功耗
429650 项目需要完成如上功能,即AD/DA,存储,发送,控制算法(控制周期40us,算法比PID略微复杂,需要单精度浮点运算,如加减乘除和开方),在此想问一下,实现这些功能FPGA的功耗大概多少 ......
sudongpo2018 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 379  1021  399  2612  976  26  10  2  13  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved