电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CM0-67202AL-20:R

产品描述FIFO, 1KX9, 20ns, Asynchronous, CMOS,
产品类别存储    存储   
文件大小826KB,共17页
制造商TEMIC
官网地址http://www.temic.de/
下载文档 详细参数 全文预览

CM0-67202AL-20:R概述

FIFO, 1KX9, 20ns, Asynchronous, CMOS,

CM0-67202AL-20:R规格参数

参数名称属性值
Reach Compliance Codeunknown
最长访问时间20 ns
周期时间30 ns
JESD-30 代码X-XUUC-N28
内存密度9216 bit
内存宽度9
功能数量1
端子数量28
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1KX9
输出特性3-STATE
可输出NO
封装主体材料UNSPECIFIED
封装代码DIE
封装形状UNSPECIFIED
封装形式UNCASED CHIP
并行/串行PARALLEL
认证状态Not Qualified
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式NO LEAD
端子位置UPPER
Base Number Matches1
关于can中断
LM3S5K31,调试CAN过程:为什么总是不能进入CAN接收中断呢?倒是CAN发送中断可以进去。...
benbending 微控制器 MCU
PCB 设计(Layout)指南
1. 一般规则 1.1PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量 ......
jamieyang PCB设计
xilinx ISE 中原理图输入时,想将一个8位的线分别和8根1位的线连接,添加bus tap 怎么不行啊?
xilinx ISE 中原理图输入时,想将一个8位的线分别和8根1位的线连接,添加bus tap 怎么不行啊? 拖拽到需要的地方,并且显示几个小方格表示可以连接时,单击鼠标后bus tap就不见了,奇怪!...
eagletie 嵌入式系统
想学C6000,有没有必要从C5000开始学,请大哥们指点,谢谢!
现在项目中可能会用到C6000,有没有必要先从C5000学起,因为手头正好有一块C5000开发板,谢谢各位指点,谢谢!...
simmon0705 DSP 与 ARM 处理器
PCB背板制造技术
  PCB背板一直是PCB制造业中具有专业化性质的产品。其设计参数与其它大多数电路板有很大不同,生产中需要满足一些苛刻的要求,噪声容限和信号完整性方面也要求PCB背板设计遵从特有的设计规则 ......
ESD技术咨询 PCB设计
如何根据已有的程序代码选择DSP
本人用VC6.0编写了一种数据处理算法的程序,最后想移植到DSP中运行。如何根据程序代码估计程序运行所需资源(内存),最后选择DSP型号以及扩展多少内存?...
boer DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2416  637  1457  385  1227  4  19  36  31  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved