电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MRCN082N101J332MTT

产品描述Resistor/Capacitor Network, RC NETWORK, ISOLATED, 0.2W, 100ohm, 50V, 0.0033uF, THROUGH HOLE MOUNT, SIP-8, SIP
产品类别无源元件    RC网络   
文件大小88KB,共2页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

MRCN082N101J332MTT概述

Resistor/Capacitor Network, RC NETWORK, ISOLATED, 0.2W, 100ohm, 50V, 0.0033uF, THROUGH HOLE MOUNT, SIP-8, SIP

MRCN082N101J332MTT规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
Reach Compliance Codeunknown
电容0.0033 µF
电容负容差20%
电容正容差20%
电容器温度特性代码C0G
电容器温度系数30ppm/Cel
第一元件电阻100 Ω
JESD-609代码e0
长度19.81 mm
制造商序列号MRCN
安装特点THROUGH HOLE MOUNT
网络类型ISOLATED
电容器元件数量4
功能数量4
阻容元件数量4
电阻器元件数量4
端子数量8
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TRAY
额定(直流)电压(URdc)50 V
额定功率耗散 (P)0.2 W
额定温度70 °C
电阻容差5%
电阻器温度系数150 ppm/°C
电阻器/电容器网络类型RC NETWORK
座面最大高度8.768 mm
表面贴装NO
端子面层Tin/Lead (Sn/Pb)
端子节距2.54 mm
端子形状FLAT
宽度3.81 mm
Base Number Matches1

文档预览

下载PDF文档
MRCN
Vishay Techno
Resistor/Capacitor Networks, Molded SIP
FEATURES
Custom schematics available
NP0 or X7R capacitors for line terminator
Wide operating temperature range (- 55 °C to 125 °C)
Molded epoxy case
Solder coated copper terminals
Solderability per MIL-STD-202 method 208E
Marking resistance to solvents per MIL-STD-202 method 215
STANDARD ELECTRICAL SPECIFICATIONS
RESISTOR CHARACTERISTICS
POWER RESISTANCE RESISTANCE TEMP.
MODEL SCHEMATIC
TOLERANCE COEFF. TYPE
(2)
RATING
(Ω)
± ppm/°C
±%
P
70 °C
W
NP0
2 %, 5 %
10
0.20
50 - 1K
150 ppm
(1 %)
(1)
X7R
NP0
2 %, 5 %
MRCN
150 ppm
20
0.20
50 - 1K
(1 %)
(1)
X7R
NP0
2 %, 5 %
150 ppm
30
0.20
50 - 1K
(1 %)
(1)
X7R
Notes
(1)
± 1 % tolerance available on request
(2)
NP0 Capacitors may be substituted for X7R capacitors
(3)
Tighter tolerances available on request
CAPACITOR CHARACTERISTICS
CAPACITANCE
CAPACITANCE TOLERANCE
(3)
CAPACITANCE
VOLTAGE
RANGE
VDC
±%
33 pF - 3900 pF
470 pF - 0.1 µF
33 pF - 3900 pF
470 pF - 0.1 µF
33 pF - 3900 pF
470 pF - 0.1 µF
10 %, 20 %
10 %, 20 %
10 %, 20 %
10 %, 20 %
10 %, 20 %
10 %, 20 %
50
50
50
SCHEMATICS
SCHEMATIC 10
10K ECL
terminator
network
SCHEMATIC 20
C
R
R
R
R
R
R
DIMENSIONS
in inches [millimeters]
#1 Pin
0.150 ± 0.010
[3.81 ± 0.254]
A
1
C
R
1
2
3
4
C
R
5
6
7
C
R
8
B
0.020 ± 0.002
[0.508 ± 0.051]
0.125 ± 0.015
[3.18 ± 0.381]
Pin #1 Identifier
(Seating
Plane)
0.020 ± 0.002
[0.508 ± 0.051]
0.100 ± 0.005
[2.54 ± 0.127]
Non-Cumulative
0.010 ± 0.002
[0.254 ± 0.051]
2
3
4
n-1
n
SCHEMATIC 30
C
C
R
R
R
C
R
R
R
100K ECL
terminator
network
1
2
3
4
5
6
7
8
9
10
NUMBER
OF PINS
8
10
A
± 0.010 [0.254]
0.780 [19.81]
1.040 [26.42]
B
± 0.010 [0.254]
0.345 [8.26]
0.346 [8.79]
C
± 0.010 [0.254]
0.040 [1.02]
0.075 [1.91]
Note
• Custom schematics available
GLOBAL PART NUMBER INFORMATION
New Global Part Numbering: MRCN081N101J560KTB (preferred part number format)
M
GLOBAL
MODEL
MRCN
R
C
N
0
8
1
N
1
0
1
J
5
6
0
K
T
B
PACKAGING
B
= Bulk
T
= Tray
PIN
SCHEMATIC CHARACTERISTIC
COUNT
08
= 8 pin
1
= 10
N
= NP0
10
= 10 pin
2
= 20
X
= X7R
3
= 30
RESISTANCE RESISTANCE CAPACITANCE CAPACITANCE
VALUE
TOLERANCE
VALUE
TOLERANCE
(in picofarads)
F
=1%
K
= 10 %
2 digit
2 digit significant
significant
G
=2%
M
= 20 %
figure, followed
figure, followed
J
=5%
by a multiplier
by a multiplier
101
= 100
Ω
101
= 100 pF
220
= 22
Ω
392
= 3000 pF
102
= 1 kΩ
104
= 0.1 µF
101
J
RESISTANCE
TOLERANCE
560
CAPACITANCE
VALUE
K
TERMINAL
FINISH
T
=
Sn90/Pb10
Historical Part Numbering: MRCN0801101J560KS10 (will continue to be accepted)
MRCN
HISTORICAL
MODEL
08
PIN
COUNT
01
SCHEMATIC
S10
TERMINAL
FINISH
www.vishay.com
1
RESISTANCE
VALUE
CAPACITANCE
TOLERANCE
Document Number: 68008
Revision: 17-Mar-08
For technical questions, contact: te1resistors@vishay.com
SEED-DIML138板图求助
请问,我是用的是SEED-DIML138的开发板,光盘里的核心板和母版的图对不上啊,例如他们的DIM接口对应的管脚就对不上,连接LED的母版上写的是GPIO170和177,对应的是核心板的那个位置呢?都被搞糊 ......
weibo1988821 DSP 与 ARM 处理器
出学FPGA遇到的问题
我想做一个驱动CT1628的驱动,就三个脚串行输出 几段代码。 但是目前的程序编译不过,不知道怎么回事 程序要求: COMMEND 的数据能按 顺序一位一位输出, STB脚为低(不输出时为高), 在CL ......
kingdom152479 FPGA/CPLD
急,ActiveX控件注册失败
小弟写的MFC 智能控件 ActiveX控件,生成名字叫MyControl.ocx。 用regsvr32 MyControl.ocx后提示: “MyControl.ocx"不是一个可执行文件; 没有为这个文件类型注册的注册帮助程序。” 请教 ......
yellowbo 嵌入式系统
pcie ip硬核 怎么用起来
要做个数据采集的东西,pcie ip硬核怎么用呀,改自动生成的那个例子吗?改哪里呢?...
qlc111 FPGA/CPLD
吉林省电子大赛开题推迟了半个小时,终于开始了。。。。
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 大家快来讨论讨论啊!! ...
pippin 电子竞赛
卖一堆板子,放着占地方(已出)
本帖最后由 losingamong 于 2015-6-13 21:16 编辑 1、UP-TECH S3C2410开发板(100块) 2、STM32开发板(50块) 3、((CC2530模块+底板) * 2 + 仿真器1个)(100块) 4、ipod touc ......
losingamong 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2729  535  776  1921  947  54  43  39  35  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved