电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN74LS256JDS

产品描述LS SERIES, LOW LEVEL TRIGGERED D LATCH, TRUE OUTPUT, CDIP16, CERAMIC, DIP-16
产品类别逻辑    逻辑   
文件大小119KB,共4页
制造商Motorola ( NXP )
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

SN74LS256JDS概述

LS SERIES, LOW LEVEL TRIGGERED D LATCH, TRUE OUTPUT, CDIP16, CERAMIC, DIP-16

SN74LS256JDS规格参数

参数名称属性值
零件包装代码DIP
包装说明DIP, DIP16,.3
针数16
Reach Compliance Codeunknown
其他特性TWO 1:4 DMUX FOLLOWED BY LATCH
系列LS
JESD-30 代码R-GDIP-T16
JESD-609代码e0
长度19.495 mm
逻辑集成电路类型D LATCH
位数2
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
输出极性TRUE
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装等效代码DIP16,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
传播延迟(tpd)24 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型LOW LEVEL
宽度7.62 mm
Base Number Matches1

SN74LS256JDS相似产品对比

SN74LS256JDS SN74LS256NDS
描述 LS SERIES, LOW LEVEL TRIGGERED D LATCH, TRUE OUTPUT, CDIP16, CERAMIC, DIP-16 LS SERIES, LOW LEVEL TRIGGERED D LATCH, TRUE OUTPUT, PDIP16, PLASTIC, DIP-16
零件包装代码 DIP DIP
包装说明 DIP, DIP16,.3 DIP, DIP16,.3
针数 16 16
Reach Compliance Code unknown unknown
其他特性 TWO 1:4 DMUX FOLLOWED BY LATCH TWO 1:4 DMUX FOLLOWED BY LATCH
系列 LS LS
JESD-30 代码 R-GDIP-T16 R-PDIP-T16
JESD-609代码 e0 e0
长度 19.495 mm 20.07 mm
逻辑集成电路类型 D LATCH D LATCH
位数 2 2
功能数量 1 1
端子数量 16 16
最高工作温度 70 °C 70 °C
输出极性 TRUE TRUE
封装主体材料 CERAMIC, GLASS-SEALED PLASTIC/EPOXY
封装代码 DIP DIP
封装等效代码 DIP16,.3 DIP16,.3
封装形状 RECTANGULAR RECTANGULAR
封装形式 IN-LINE IN-LINE
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED
电源 5 V 5 V
传播延迟(tpd) 24 ns 24 ns
认证状态 Not Qualified Not Qualified
座面最大高度 5.08 mm 5.08 mm
最大供电电压 (Vsup) 5.25 V 5.25 V
最小供电电压 (Vsup) 4.75 V 4.75 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 NO NO
技术 TTL TTL
温度等级 COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 THROUGH-HOLE THROUGH-HOLE
端子节距 2.54 mm 2.54 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
触发器类型 LOW LEVEL LOW LEVEL
宽度 7.62 mm 7.62 mm
【工程源码】基于FPGA的Verilog代码命名六大黄金规则
Verilog代码命名六大黄金规则 FPGA开发圈  关于Verilog代码中命名的六大黄金规则。   1. 系统级信号的命名。   系统级信号指复位信号,置位信号,时钟信号等需要输 ......
小梅哥 FPGA/CPLD
据说被称为世上最经典的25句话
1,记住该记住的,忘记该忘记的。改变能改变的,接受不能改变的 2,能冲刷一切的除了眼泪,就是时间,以时间来推移感情,时间越长,冲突越淡,仿佛不断稀释的茶。 3,怨言是上天得至人类最大 ......
maker 聊聊、笑笑、闹闹
散分!同时寻找北京WINCE开发人员加入“嵌入式技术外包群”
帮朋友发布一下消息,请大家多多捧场哈! 如题!诚请在北京的WINCE技术高手加入“嵌入式技术外包群”,该群将不定期 发布一些外包信息! 群号:48348107...
awei0706 嵌入式系统
显示位变量图标--液晶显示屏
应用范例: 使用 TOPWAY Smart LCD (HMT050CC-C) 显示位变量图标 第一步 建立工程 第二步 建立页面 ,导入背景图 第三步 关联页面与背景图 ① 点击工作区域, 右面显示页面属性 ② ......
慈俭不敢为人先 工业自动化与控制
《反垄断法》出台在望 电信业不会一刀切
《反垄断法》出台在望 电信业不会一刀切 2006-7-19   经历了12年的长跑,《反垄断法》草案终于在6月25日首次提交全国人大常委会进行审议。据了解,该草案共8章56条,主要规定了禁止垄断协议 ......
hkn 无线连接
EEWORLD大学堂----Keysight World 2019 汽车分论坛回顾
Keysight World 2019 汽车分论坛回顾:https://training.eeworld.com.cn/course/5180keysight world 2019 汽车分论坛回顾...
lightxixi 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1409  2674  1617  1152  2139  29  54  33  24  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved