电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SYS8V512FKL-10

产品描述SRAM Module, 512KX8, 100ns, CMOS, PLASTIC, DIP-32
产品类别存储    存储   
文件大小40KB,共2页
制造商MOSAIC
官网地址http://www.mosaicsemi.com/
下载文档 详细参数 全文预览

SYS8V512FKL-10概述

SRAM Module, 512KX8, 100ns, CMOS, PLASTIC, DIP-32

SYS8V512FKL-10规格参数

参数名称属性值
零件包装代码MODULE
包装说明,
针数32
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
最长访问时间100 ns
JESD-30 代码R-XDMA-T32
内存密度4194304 bit
内存集成电路类型SRAM MODULE
内存宽度8
功能数量1
端子数量32
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
组织512KX8
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
并行/串行PARALLEL
认证状态Not Qualified
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)2.97 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
端子形式THROUGH-HOLE
端子位置DUAL
Base Number Matches1

文档预览

下载PDF文档
512K x 8 SRAM MODULE
SYS8V512FK - 85/10/12
11403 West Bernado Court, Suite 100, San Diego, CA 92127.
Tel No: (619) 674 2233, Fax No: (619) 674 2230
Issue 1.3 : February 1999
Features
Access Times of 85/100/120 ns.
32 Pin 0.6" Dual-In-Line package with JEDEC
compatible pinout.
3.3 Volt Supply ± 10%.
Low Power Dissipation:
Operating
400 mW (maximum).
Standby (-L Version) 800 mW (maximum).
Completely Static Operation.
Equal Access and Cycle Times.
All Inputs and Outputs Directly TTL
compatible
On-board Supply Decoupling Capacitors.
Description
The SYS8V512FK is plastic 4M Static RAM Module
housed in a standard 32 pin Dual-In-Line package
organised as 512K x 8. The module is designed to
operate at low Vcc (3V ± 10%).
The module utilises fast SRAMs housed in SOP
packages, and uses double sided surface mount
techniques, buried decoder and dual board
construction to achieve a very high density module.
The module has Chip Select, Write Enable and
Output Enable control inputs; the Output Enable
pin allows faster access times than address access
during a Read Cycle.
Block Diagram
AO - A 16
D0 - D7
WE
Pin Definition
A18
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
D0
D1
D2
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
OE
128K x 8
SRAM
CS
128K x 8
SRAM
CS
128K x 8
SRAM
CS
128K x 8
SRAM
CS
DECODER
A17
CS
A18
VCC
A15
A17
WE
A13
A8
A9
A11
OE
A10
CS
D7
D6
D5
D4
D3
Pin Functions
Address Inputs
Data Input/Output
Chip Select
Write Enable
Output Enable
Power (+5V)
Ground
A0 - A18
D0 - D7
CS
WE
OE
V
CC
GND
Package Details
Plastic 32 Pin 0.6" Jedec DIL
PACKAGE TOP VIEW
启动代码__program_start之前的这段代码
自己写了个小程序, 仿真时将IAR里RUN TO main 点掉,将执行真实的执行过程,打开disassembly窗口就可看到 程序将从启动代码__program_start处执行,因为0xfffe复位向量就是指向这个地址, ......
xinbako 微控制器 MCU
关于AD中PCB规则导入
在AD中,将一个PCB中的规则导入另一个新建的PCB时,软件总是闪退或者报错,是怎么回事? PCB规则导入,各位大神有什么经验,分享一下呗:congratulate: ...
yjguohua PCB设计
PCIe工作原理初探
PCI(Peripheral Component Interconnect)插槽是计算机体系中很重要的一个部分,这也让大多数人都习以为常了。多年以来,PCI已经成为了一个通用的、有用的方法来连接声卡、显卡、网卡到主板上 ......
zxopenljx FPGA/CPLD
CAN 程序请教
CAN 程序请教 CAN 使用 不丢包 多机通信 程序应该怎样设计,收发确认机制应该怎么做 需要运行什么协议吗? 新手 STM32刚学不久 请大神指点下 谢谢!! ...
huadao stm32/stm8
哈工大的电子设计大赛整理后资料
是工大优普协会整理的,总共有5个多G,传一点分享一下...
sl1990925 工业自动化与控制
FAQ_ 如何设置划分分配内存给动态内存区
本文作者:ST工程师Joshua Zhu 点击下载pdf文档查看:451106 关键词:动态内存 malloc 堆 问题:使用IAR的客户有时问道,我malloc内存为啥结果为NULL,如何设置可以动态分配内存 ......
nmg 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 785  2702  1558  798  2454  18  31  30  12  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved