电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

WCLB05426102D

产品描述RES NET,THIN FILM,261K OHMS,100WV,-25,25PPM TC,0906 CASE
产品类别无源元件    电阻器   
文件大小85KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准  
下载文档 详细参数 全文预览

WCLB05426102D概述

RES NET,THIN FILM,261K OHMS,100WV,-25,25PPM TC,0906 CASE

WCLB05426102D规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明SMT, 0906
Reach Compliance Codeunknown
ECCN代码EAR99
构造Chip
制造商序列号CLB
网络类型Center Tap
端子数量9
最高工作温度125 °C
最低工作温度-55 °C
封装高度0.254 mm
封装长度2.26 mm
封装形式SMT
封装宽度1.5 mm
包装方法Tray
额定功率耗散 (P)0.05 W
电阻261000 Ω
电阻器类型ARRAY/NETWORK RESISTOR
系列CLB
尺寸代码0906
温度系数-25,25 ppm/°C
端子面层NOT SPECIFIED
工作电压100 V
Base Number Matches1

文档预览

下载PDF文档
CLA, CLB
Vishay Electro-Films
Thin Film Eight Resistor Array
FEATURES
Product may not
be to scale
Wire bondable
Eight equal value resistors on a 0.060 x 0.090 inch chip
Resistance range: 20
Ω
to 1 MΩ
Excellent TCR tracking
Resistor material: Tantalum nitride, self-passivating
Oxidized silicon substrate for good power dissipation
Custom values available
Moisture resistant
The CLA and CLB resistor arrays are the hybrid equivalent
to the eight resistor common connection and isolated
networks available in sips or dips. The resistors are spaced
on 0.010 inches centers resulting in minimal space
requirements.
These chips are manufactured using Vishay Electro-Films
(EFI) sophisticated Thin Film equipment and manufacturing
technology. The CLA and CLBs are 100 % electrically tested
and visually inspected to MIL-STD-883.
APPLICATIONS
The CLA and CLB thin film resistor arrays are designed for hybrid packages requiring up to eight resistors of the same resistance
value and tolerance, as well as excellent TCR tracking. For such hybrids, they afford great savings in cost and space.
TEMPERATURE COEFFICIENT OF RESISTANCE, VALUES AND TOLERANCES
CHIP
RESISTOR
ARRAYS
Tightest Standard Tolerance Available
0.5 %
0.1 %
PROCESS CODE
CLASS H*
CLASS K*
054
049
045
026
017
008
*MIL-PRF-38534 inspection criteria
± 25 ppm/°C
± 50 ppm/°C
± 100 ppm/°C
20
Ω
300
Ω
300 kΩ
500 kΩ 1 MΩ
STANDARD ELECTRICAL SPECIFICATIONS
PARAMETER
TCR Tracking Spread
Noise, MIL-STD-202, Method 308
100
Ω
- 250 kΩ
< 100
Ω
or > 251 kΩ
Moisture Resistance, MIL-STD-202, Method 106
Stability, 1000 h, + 125 °C, 25 mW
Absolute
Ratio
Operating Temperature Range
Thermal Shock, MIL-STD-202
Method 107, Test Condition F
High Temperature Exposure, ± 150 °C, 100 h
Dielectric Voltage Breakdown
Insulation Resistance
Operating Voltage
DC Power Rating at + 70 °C (Derated to Zero at 175 °C)
5 x Rated Power Short-Time Overload, + 25 °C, 5 s
www.vishay.com
112
For technical questions, contact: efi@vishay.com
± 5 ppm/°C
- 35 dB typ.
- 20 dB typ.
± 0.5 % max.
ΔR/R
± 0.25 % max.
ΔR/R
± 0.05 % max.
ΔR/R
- 55 °C to + 125 °C
± 0.1 % max.
ΔR/R
± 0.2 % max.
ΔR/R
200 V
10
12
min.
100 V
50 mW per resistor
± 0.1 % max.
ΔR/R
Document Number: 61009
Revision: 17-Mar-08
DAC161P997通过光耦通信问题
我的DAC1619PP7在电路中通过光耦来控制输出电流,电路参考: 但是实际上,我只实现了DIN的光耦输入,没有实现DBACK,发现并不能控制电流输出,电流输出在3.36mA。在测试过程中发现,当DIN高电 ......
wangtao 模拟与混合信号
新型固体LBCAST JFET图像传感器
在2003年底以前,固体图像传感器还分为CCD型和CMOS型,但是2003年底日本的尼康公司改写了这个历史,在其2003年7月发布的D2H镜头转换式反单数字相机中使用了一种新型的固体LBCAST JFET图像传感器 ......
zhengqing713 电源技术
占空比
测量占空比的程序谁能帮帮啊??? ...
princess. 电子竞赛
是我的手机有问题吗?
如题...
PowerAnts 为我们提建议&公告
请教一段分频器代码的问题
本人刚刚学FPGA,用verilog写了个20分频,占空比是50%的代码,但是结果不对。不知道问题出在哪儿了,请教高手们问题出在哪儿? module fenpin(gclk_20m, encoder_clock);input gclk_20m;output ......
yayayati FPGA/CPLD
片内DACbuffer居然不是rail2rail
资料里说,只能输出0.2v~~REF-0.2v(0e0~~f1c)晕了。不加buffer的阻抗没有提及。估计n百k?...
wanxd stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2572  307  1219  2216  1569  19  58  47  46  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved